Pat
J-GLOBAL ID:200903003300146710
パワーデバイスの駆動回路
Inventor:
Applicant, Patent owner:
Agent (1):
森 哲也 (外2名)
Gazette classification:公開公報
Application number (International application number):2001318686
Publication number (International publication number):2003134797
Application date: Oct. 16, 2001
Publication date: May. 09, 2003
Summary:
【要約】 (修正有)【課題】 異常検出に伴ってパワーデバイスを遮断する際に、高サージ電圧が印加されることを確実に回避し信頼性の向上を図る。【解決手段】 過電流を検出する過電流検出回路31及び過熱或いは不足電圧等の異常を検出する異常検出回路32の出力をOR回路34に入力し、過電流検出回路31及び異常検出回路32の何れかで異常を検出したときにMOSFET14及び15を制御し、IGBT3のゲート電圧Vgを低減させた状態で、IGBT3をオン制御するためのMOSFET12を遮断状態に切り換えてIGBT3を遮断させ、その後、IGBT3をオフ制御するためのMOSFET13を導通状態に切り換えるようにしたから、過電流発生時だけでなく、異常検出時にはIGBT3をソフト遮断することができ、高サージ電圧が印加されることを確実に回避することができる。
Claim (excerpt):
パワーデバイスの過電流を検出する過電流検出手段と、前記パワーデバイスの過電流を除く異常を検出する異常検出手段と、前記過電流検出手段で過電流を検出したとき又は前記異常検出手段で異常を検出したときに前記パワーデバイスを遮断させる遮断手段と、前記過電流検出手段で過電流を検出したとき前記遮断手段が作動する前に前記パワーデバイスを流れる電流量を低減させる電流低減手段と、を備えたパワーデバイスの駆動回路において、前記電流低減手段は、前記異常検出手段で異常を検出したときにも前記電流量の低減を図るようになっていることを特徴とするパワーデバイスの駆動回路。
IPC (4):
H02M 1/00
, H02H 7/122
, H02M 1/08 351
, H02M 7/48
FI (5):
H02M 1/00 H
, H02M 1/00 L
, H02H 7/122 Z
, H02M 1/08 351 A
, H02M 7/48 M
F-Term (25):
5G053AA01
, 5G053AA12
, 5G053AA14
, 5G053CA02
, 5G053EA03
, 5G053EB01
, 5G053EC03
, 5H007AA17
, 5H007CA01
, 5H007CB02
, 5H007CB05
, 5H007CC07
, 5H007DC02
, 5H007FA01
, 5H007FA03
, 5H007FA13
, 5H007FA18
, 5H007FA19
, 5H740BA13
, 5H740BB02
, 5H740BB05
, 5H740BC01
, 5H740BC02
, 5H740MM05
, 5H740MM12
Patent cited by the Patent:
Cited by examiner (3)
-
電力変換器制御装置
Gazette classification:公開公報
Application number:特願2000-025841
Applicant:株式会社東芝
-
半導体素子の異常検出および保護回路
Gazette classification:公開公報
Application number:特願平8-044416
Applicant:富士電機株式会社
-
電力用トランジスタの過電流制限回路
Gazette classification:公開公報
Application number:特願平7-063265
Applicant:富士電機株式会社
Return to Previous Page