Pat
J-GLOBAL ID:200903018093140569
遅延シミュレーションシステム
Inventor:
Applicant, Patent owner:
Agent (1):
加藤 朝道
Gazette classification:公開公報
Application number (International application number):1995227237
Publication number (International publication number):1997054798
Application date: Aug. 10, 1995
Publication date: Feb. 25, 1997
Summary:
【要約】【課題】回路内の電源電圧が変動しても、正しい遅延値を計算し、精度の良い遅延シミュレーションを行う。【解決手段】遅延値の計算を行なう計算式を格納した計算公式ファイル7と、電源電圧値の設定を変えた複数のプロセスパラメータファイル8、9と、ネットリストファイル10とを計算機11に入力して遅延値の計算を行い、シミュレータ装置13は計算された遅延値を付加したネットリストファイル12を入力としてシミュレーションを開始する。電源電圧が変動したという情報をシステム制御装置14により検出し、計算機11にフィードバックしプロセスパラメータファイルを置き換え再度遅延値計算を行い新しく計算された遅延値を付加したネットリストファイル12を入力として遅延シミュレーションを継続することにより電源電圧変動がある回路においても精度の良い遅延シミュレーションを行う。
Claim (excerpt):
遅延値の計算を行うための計算式を格納する計算公式ファイルと、各プロセスパラメータが記入され複数の電源電圧値に対応した各プロセスパラメータを格納するプロセスパラメータファイルと、遅延値の計算対象とされるネットリストを格納するネットリストファイルと、遅延値の計算を行う計算機と、前記計算機で計算された遅延値を付加したネットリストファイルと、前記遅延値を付加したネットリストファイルを入力としてシミュレーションを行うシミュレータ装置と、電源電圧の変動を検出した際に前記計算機に電源電圧変動情報をフィードバックして通知する手段と、を備えることを特徴とする遅延シミュレーションシステム。
IPC (2):
FI (3):
G06F 15/60 668 A
, H03K 19/00 D
, G06F 15/60 662 D
Patent cited by the Patent: