Pat
J-GLOBAL ID:200903018955214139

強誘電体メモリ

Inventor:
Applicant, Patent owner:
Agent (1): 福島 祥人
Gazette classification:公開公報
Application number (International application number):1996193080
Publication number (International publication number):1998041477
Application date: Jul. 23, 1996
Publication date: Feb. 13, 1998
Summary:
【要約】【課題】 良好な素子特性を有し、容易に製造可能な強誘電体メモリを提供することである。【解決手段】 Si基板1の(111)面上にn型ZnO層2が形成される。n型ZnO層2の表面には所定間隔を隔ててp+ 層3,4が形成され、p+ 層3,4間におけるn型ZnO層2の領域上にLiTaO3 からなる強誘電体層5が形成される。p+ 層3,4上にはそれぞれソース電極6およびドレイン電極7が形成され、強誘電体層5上にはゲート電極8が形成される。
Claim (excerpt):
半導体層上に所定間隔を隔てて第1および第2の電極が形成され、前記第1の電極と前記第2の電極との間の前記半導体層の領域上に酸化物からなる強誘電体層が形成され、前記強誘電体層上に第3の電極が形成され、前記半導体層は前記強誘電体層に比べて高い還元性を有することを特徴とする強誘電体メモリ。
IPC (7):
H01L 27/10 451 ,  G11C 11/22 ,  H01L 27/108 ,  H01L 21/8242 ,  H01L 21/8247 ,  H01L 29/788 ,  H01L 29/792
FI (4):
H01L 27/10 451 ,  G11C 11/22 ,  H01L 27/10 651 ,  H01L 29/78 371
Patent cited by the Patent:
Cited by examiner (4)
Show all

Return to Previous Page