Pat
J-GLOBAL ID:200903027970786296
電子部品実装用基板
Inventor:
Applicant, Patent owner:
Agent (1):
佐藤 強
Gazette classification:公開公報
Application number (International application number):1999115055
Publication number (International publication number):2000307203
Application date: Apr. 22, 1999
Publication date: Nov. 02, 2000
Summary:
【要約】【課題】 電源とグランドの導体層間でコンデンサを形成する構成で、高周波電流が重畳して発生する輻射ノイズのレベルを低減する。【解決手段】 多層プリント基板11は、4層の導電層12a〜12dを絶縁層13a〜13cを介して積層されている。内部の電源導体層12bは、外周縁部から後退寸法dだけ後退した位置に形成されている。これにより、電源導体層12bに高周波電流成分が重畳したときに、外周縁部に流れることで発生する輻射ノイズのレベルを低減することができる。
Claim (excerpt):
導体層として少なくとも電源ラインに接続される電源導体層と、グランドラインに接続されるグランド導体層とを備え、これらが絶縁層を介して対向した状態に配置形成された電子部品実装用基板において、前記電源導体層は、外周縁部が前記グランド導体層が形成される領域に対して所定の後退寸法だけ内側に後退した位置となるように形成されていることを特徴とする電子部品実装用基板。
IPC (2):
FI (2):
H05K 1/02 N
, H05K 9/00 R
F-Term (11):
5E321AA17
, 5E321GG01
, 5E321GG05
, 5E338AA03
, 5E338CC01
, 5E338CC04
, 5E338CC06
, 5E338CD01
, 5E338CD23
, 5E338CD25
, 5E338EE13
Patent cited by the Patent:
Cited by examiner (3)
-
プリント配線基板装置
Gazette classification:公開公報
Application number:特願平8-284688
Applicant:富士ゼロックス株式会社
-
多層プリント配線基板
Gazette classification:公開公報
Application number:特願平6-051426
Applicant:株式会社リコー
-
回路基板
Gazette classification:公開公報
Application number:特願平9-213187
Applicant:株式会社東芝
Return to Previous Page