Pat
J-GLOBAL ID:200903038598987591

キャッシュコントローラ及びコンピュータシステム

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 誠
Gazette classification:公開公報
Application number (International application number):1999236443
Publication number (International publication number):2001060169
Application date: Aug. 24, 1999
Publication date: Mar. 06, 2001
Summary:
【要約】【課題】 キャッシュコントローラが自ら、プロセッサから主記憶に対して発行するアクセス要求を基に任意のアドレス方向、任意のストライド幅の一つあるいは複数のプリフェッチ要求を生成する。【解決手段】 キャッシュコントローラ102は、あらかじめプリフェッチのブロックサイズとストライド値の変数を格納する手段107,108、プロセッサ101から主記憶103に対するアクセス要求と前記変数を基に一つあるいは複数のプリフェッチ要求を生成する手段109と、前記生成したプリフェッチ要求を基に主記憶103からデータを読み出してキャッシュメモリ104に書き込む手段106を具備する。
Claim (excerpt):
プロセッサと主記憶の間にキャッシュメモリを有するコンピュータシステムにおけるキャッシュコントローラであって、プリフェッチのブロックサイズとストライド値からなる変数を格納する手段と、主記憶に対するアクセス要求と前記変数をもとに一つあるいは複数のプリフェッチ要求を生成する手段と、前記生成したプリフェッチ要求をもとに主記憶からデータを読み出してキャッシュメモリに書き込む手段とを有することを特徴とするキャッシュコントローラ。
F-Term (3):
5B005JJ13 ,  5B005MM01 ,  5B005NN22
Patent cited by the Patent:
Cited by examiner (22)
Show all

Return to Previous Page