Pat
J-GLOBAL ID:200903039611741480
半導体素子
Inventor:
Applicant, Patent owner:
Agent (2):
木村 満
, 毛受 隆典
Gazette classification:公開公報
Application number (International application number):2005293802
Publication number (International publication number):2006253636
Application date: Oct. 06, 2005
Publication date: Sep. 21, 2006
Summary:
【課題】発熱による熱暴走を起こし難い半導体素子を提供することを目的とする。【解決手段】 半導体素子10は、N-型べース領域11内に形成されたP型ベース領域13と、P型ベース領域13内に相互に離間して複数形成されたN+型エミッタ領域14を備える。半導体素子10の中心部においてN+型エミッタ領域14がP型ベース領域13に占める面積の割合は、半導体素子10の周辺部でN+型エミッタ領域14がP型ベース領域13に占める面積の割合と比較して小さくなるようにN+型エミッタ領域14を形成する。【選択図】図1
Claim (excerpt):
第1導電型の第1半導体領域と、前記第1半導体領域の表面領域に形成された第2導電型の第2半導体領域と、前記第2半導体領域の表面領域に形成された第1導電型の第3半導体領域と、を備える半導体基体と、
前記第1半導体領域と前記第3半導体領域に挟まれた前記第2半導体領域上に形成される第1の電極と、を備える半導体素子であって、
前記半導体基体の中心側に、前記第3半導体領域が前記第2半導体領域に対して第1の割合で占める第1の領域が形成されており、
前記半導体基体の外周側には、前記第3半導体領域が前記第2半導体領域に対して前記第1の割合よりも大きい第2の割合で占める第2の領域が、前記第1の領域を包囲するように環状に形成されていることを特徴とする半導体素子。
IPC (2):
FI (5):
H01L29/78 655A
, H01L29/78 655F
, H01L29/78 655G
, H01L29/78 652B
, H01L29/78 652K
Patent cited by the Patent:
Cited by applicant (1)
-
絶縁ゲート型半導体素子及びその製造方法
Gazette classification:公開公報
Application number:特願2003-166939
Applicant:サンケン電気株式会社
Cited by examiner (2)
-
特開昭61-080860
-
半導体装置
Gazette classification:公開公報
Application number:特願平8-325269
Applicant:株式会社東芝
Return to Previous Page