Pat
J-GLOBAL ID:200903049700899564

電子部品の接続構造

Inventor:
Applicant, Patent owner:
Agent (1): 藤谷 修
Gazette classification:公開公報
Application number (International application number):1995200540
Publication number (International publication number):1997027516
Application date: Jul. 12, 1995
Publication date: Jan. 28, 1997
Summary:
【要約】【目的】実装条件を広くし、導通不良やリーク電流を生じさせないこと。【構成】プラスチックフィルムから成る基板1上に、アンテナ及び電子回路の配線、フリップチップ実装用のパッドとしてのペースト2が所定の位置に設けられている。ペースト2は、例えば、AgペーストやAg+Cペースト、Cuペーストなどから構成されている。Siチップ4に具備された金属製のバンプ電極3は、径が50〜300 μm 、高さが30〜100 μmの柱状を成している。Siチップ4が加圧されることにより、バンプ電極3はペースト2に2〜5μm程度食い込む。Siチップ4と基板1とは、導電粒子が含まれていない絶縁性の熱硬化性樹脂剤5により接着されている。
Claim (excerpt):
実装用のパッドとしてのペースト或いは金属薄膜が形成された基板上に、バンプ電極が設けられたICチップなどの電子部品をフリップチップ実装するための接続構造であって、前記バンプ電極を前記ペースト或いは前記金属薄膜に食い込ませて前記基板と前記電子部品とが電気的に接続されることを特徴とする電子部品の接続構造。
IPC (2):
H01L 21/60 311 ,  H01L 21/321
FI (2):
H01L 21/60 311 Q ,  H01L 21/92 602 J
Patent cited by the Patent:
Cited by examiner (8)
  • 半導体チツプ実装方法
    Gazette classification:公開公報   Application number:特願平3-175265   Applicant:シヤープ株式会社
  • チップデバイス
    Gazette classification:公開公報   Application number:特願平5-112531   Applicant:株式会社村田製作所
  • 半導体集積回路装置の製造方法
    Gazette classification:公開公報   Application number:特願平5-116266   Applicant:株式会社日立製作所, 日立超エル・エス・アイ・エンジニアリング株式会社
Show all

Return to Previous Page