Pat
J-GLOBAL ID:200903049919925587

動作に関する単一ビット及び多重ビットモ-ドを具えた不揮発性半導体メモリ装置及びそのプログラミング移行及び読出動作方法

Inventor:
Applicant, Patent owner:
Agent (1): 志賀 正武 (外1名)
Gazette classification:公開公報
Application number (International application number):1999102950
Publication number (International publication number):1999339486
Application date: Apr. 09, 1999
Publication date: Dec. 10, 1999
Summary:
【要約】【課題】 多重-ビットセル当たりデータ状態に関係なしに改善された速度で、単一-ビット遂行が可能な単一-ビット及び多重ビットモードを有する非揮発性半導体メモリを提供すること。【解決手段】 ノーマルデータを貯蔵するため使用されるメモリフィールドと、デバイスデータをデバイスフォーミュレーション又はアドレスマッピングに対するデバイスデータを貯蔵するため使用される冗長フィールドを具えた非揮発性メモリセルアレーと、前記メモリフィールドに連結された多数の第1ページバッファと、前記冗長フィールドに連結された多数の第2ページバッファを具えたページバッファ回路とを含み、前記単一-ビット動作区間は、前記多重-ビットの動作区間と異なることを特徴とする。
Claim (excerpt):
不揮発性半導体メモリにおいて、ノーマルデータを貯蔵するため使用されるメモリフィールドと、デバイスデータをデバイスフォーミュレーション又はアドレスマッピングに対するデバイスデータを貯蔵するため使用される冗長フィールドを具えた不揮発性メモリセルアレーと、前記メモリフィールドに連結された多数の第1ページバッファと、前記冗長フィールドに連結された多数の第2ページバッファを具えたページバッファ回路とを含み、前記単一-ビット動作区間は、前記多重-ビットの動作区間と異なることを特徴とする不揮発性半導体メモリ。
IPC (8):
G11C 16/02 ,  G11C 16/04 ,  G11C 16/06 ,  G11C 29/00 603 ,  H01L 27/115 ,  H01L 21/8247 ,  H01L 29/788 ,  H01L 29/792
FI (6):
G11C 17/00 641 ,  G11C 29/00 603 Z ,  G11C 17/00 622 E ,  G11C 17/00 639 A ,  H01L 27/10 434 ,  H01L 29/78 371
Patent cited by the Patent:
Cited by examiner (2)
  • 半導体記憶装置
    Gazette classification:公開公報   Application number:特願平8-020821   Applicant:日本電気株式会社
  • 不揮発性半導体メモリ
    Gazette classification:公開公報   Application number:特願平6-135814   Applicant:株式会社東芝

Return to Previous Page