Pat
J-GLOBAL ID:200903053857566183

デジタル放送受信機用システムクロック再生回路

Inventor:
Applicant, Patent owner:
Agent (1): 滝本 智之 (外1名)
Gazette classification:公開公報
Application number (International application number):1996126754
Publication number (International publication number):1997312634
Application date: May. 22, 1996
Publication date: Dec. 02, 1997
Summary:
【要約】【課題】 PCR受信異常時に生じる不正システムクロック再生を防止する低廉な構成のシステムクロック再生装置を実現する。【解決手段】 PCR受信正常時のVCXO1140の制御電圧の集束値を、固定値発生装置2140により、計算,保持し、PCR異常検出装置2100でPCR受信異常を検出した際に、直ちに前記VCXO1140の制御電圧を前記固定値発生装置2140の出力へと、切り換えることにより、正規のシステムクロック再生を続ける。
Claim (excerpt):
トランスポートストリーム中のプログラムクロックリファレンスを正常に受信している際には受信したプログラムクロックリファレンスを基に通常のシステムクロック再生を行い、受信異常の際には、過去に正常に受信したプログラムクロックリファレンス値とシステムクロックのカウント値の履歴を基に電圧制御手段の電圧値を一定値に設定してシステムクロック再生を行うことを特徴とするデジタル放送受信機用システムクロック再生回路。
IPC (4):
H04L 7/00 ,  H04N 5/04 ,  H04N 5/06 ,  H04N 7/24
FI (4):
H04L 7/00 Z ,  H04N 5/04 Z ,  H04N 5/06 Z ,  H04N 7/13 Z
Patent cited by the Patent:
Cited by examiner (2)
  • 多重化信号の位相同期回路
    Gazette classification:公開公報   Application number:特願平6-175295   Applicant:株式会社東芝
  • PLL回路
    Gazette classification:公開公報   Application number:特願平6-061742   Applicant:日本電気株式会社, 宮城日本電気株式会社

Return to Previous Page