Pat
J-GLOBAL ID:200903061101243227
メモリ管理システム及び線形アドレスに基づいたメモリアクセスセキュリティ付与方法
Inventor:
,
,
Applicant, Patent owner:
Agent (3):
鈴木 正剛
, 佐野 良太
, 村松 義人
Gazette classification:公表公報
Application number (International application number):2003544605
Publication number (International publication number):2005509946
Application date: Sep. 12, 2002
Publication date: Apr. 14, 2005
Summary:
複数のメモリページ内に配置されているデータを格納するメモリ(406)を管理するためのメモリ管理ユニット(MMU(602)を開示する。MMU(602)はカレント命令を実行中に発生させられた線形アドレス(102)を受けるセキュリティチェックユニット(416)を含む。線形アドレスは被選択メモリページ内における物理アドレスのうちの一つに対応している。セキュリティチェックユニット(416)は線形アドレス(102)を用いてメモリ内に位置する一以上のセキュリティ属性データ構造にアクセスし、被選択メモリページのセキュリティ属性を取得する。セキュリティチェックユニット(416)はカレント命令のセキュリティ属性により伝達された数値と被選択メモリページのセキュリティ属性により伝達された数値とを比較して、比較結果に応じた出力信号を生成する。MMUはその出力信号に従って被選択メモリページにアクセスする。
Claim (excerpt):
複数のメモリページ内部に配置されたデータを格納するためのメモリ(406)を管理するためのメモリ管理ユニット(602)であって、
該メモリ管理ユニット(602)はカレント命令の実行中に生成された線形アドレス(102)を受けるように接続されたセキュリティチェックユニット(416)を備えており、前記線形アドレス(102)は被選択メモリページ内における物理アドレスの一つと対応するものであり、前記セキュリティチェックユニット(416)は前記線形アドレス(102)を用いて前記メモリ(406)内に位置するセキュリティ属性のデータ構造の少なくとも一つにアクセスして前記被選択メモリページのセキュリティ属性を取得するように構成されており、前記セキュリティチェックユニット(416)は前記カレント命令のセキュリティ属性により伝達される数値を前記被選択メモリページのセキュリティ属性により伝達される数値と比較してその比較結果に応じた出力信号を生成するものであり、
前記メモリ管理ユニット(602)は前記出力信号に従って前記被選択メモリページにアクセスするように構成されている、メモリ管理ユニット。
IPC (2):
FI (2):
G06F12/14 510E
, G06F12/10 505B
F-Term (6):
5B005MM01
, 5B005RR04
, 5B017AA02
, 5B017AA03
, 5B017BB08
, 5B017CA01
Patent cited by the Patent:
Cited by applicant (3)
-
マイクロプロセッサ
Gazette classification:公開公報
Application number:特願2000-035898
Applicant:株式会社東芝
-
キャッシュされた情報を安全にする方法および回路
Gazette classification:公表公報
Application number:特願2001-556458
Applicant:シラスロジックインコーポレイテッド
-
記憶装置
Gazette classification:公開公報
Application number:特願平8-336638
Applicant:株式会社リコー
Cited by examiner (1)
-
記憶装置
Gazette classification:公開公報
Application number:特願平8-336638
Applicant:株式会社リコー
Article cited by the Patent:
Cited by applicant (2)
Cited by examiner (2)
Return to Previous Page