Pat
J-GLOBAL ID:200903079377018525

埋め込み導電層の形成方法

Inventor:
Applicant, Patent owner:
Agent (1): 柏谷 昭司 (外2名)
Gazette classification:公開公報
Application number (International application number):1996039495
Publication number (International publication number):1997232313
Application date: Feb. 27, 1996
Publication date: Sep. 05, 1997
Summary:
【要約】【課題】 埋め込み導電層の形成方法に関し、CVD-Cu層の堆積速度を向上するとともに、製造工程を簡素化する。【解決手段】 絶縁層2に形成した凹部3表面にバリヤメタル層4を設けたのち、金属のプリカーサを用いた気相化学成長法によって導電層6を成長させて凹部3を埋め込む際に、導電層6の成長に先立って、バリヤメタル層4を還元性気体5に曝してバリヤメタル層4の表面を還元する。
Claim (excerpt):
絶縁層に形成した凹部表面にバリヤメタル層を設けたのち、金属のプリカーサを用いた気相化学成長法によって導電層を成長させて前記凹部を埋め込む埋め込み導電層の形成方法において、前記導電層の成長に先立って、前記バリヤメタル層を還元性気体に曝して前記バリヤメタル層の表面を還元することを特徴とする埋め込み導電層の形成方法。
IPC (2):
H01L 21/3205 ,  H01L 21/304 321
FI (3):
H01L 21/88 B ,  H01L 21/304 321 S ,  H01L 21/88 K
Patent cited by the Patent:
Cited by examiner (6)
  • 半導体装置及びその製造方法
    Gazette classification:公開公報   Application number:特願平5-337585   Applicant:三星電子株式会社
  • 特開平3-278431
  • 半導体装置の製造方法
    Gazette classification:公開公報   Application number:特願平5-133618   Applicant:富士通株式会社, 東京エレクトロン株式会社
Show all

Return to Previous Page