Pat
J-GLOBAL ID:200903081845935209
半導体パッケージおよび半導体パッケージの製造方法
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
志賀 正武 (外3名)
Gazette classification:公開公報
Application number (International application number):2001079536
Publication number (International publication number):2002280484
Application date: Mar. 19, 2001
Publication date: Sep. 27, 2002
Summary:
【要約】【課題】 配線基板(インタポーザ)を使用しないウェハレベルCSP(ChipSize/Scale Package)等の半導体パッケージ、半導体装置にあっては、メタルポスト等の端子に形成された半田バンプの接合強度が、回路基板等に接続する際に作用する応力に対して不足すると、剥離、抵抗増大等を生じる可能があるため、これを確実に防止できる技術の開発が求められていた。【解決手段】 樹脂製突部4に導電層160を被覆形成することで、樹脂製突部4の変形性能により応力を分散、吸収できる構成のポスト7を採用し、さらに、ポスト頂部7aに形成された凹凸によって半田バンプ11の接合強度が向上されている半導体パッケージ20、その製造方法を提供する。
Claim (excerpt):
電極(2)が設けられたウェハ(1)上に形成された絶縁層(3)と、この絶縁層の前記電極に整合する領域に形成された開口部(3a)を介して前記電極に接続された再配線層(6a)と、前記ウェハ、前記絶縁層及び前記再配線層を封止する封止樹脂層(8、8a、8b、8c)と、この封止樹脂層を貫通し頂部(7a、37a、41a)に半田バンプ(11)が形成されたポスト(7、37、41、70)とを有し、前記ポストは、前記絶縁層上に形成された樹脂製突部(4)と、この樹脂製突部の頂部(4a)を含んで前記樹脂製突部を被覆して前記再配線層と前記半田バンプとに接続された導電層(160、161)とを有し、該ポストの頂部には凹凸が形成されていることを特徴とする半導体パッケージ(20、30)。
IPC (3):
H01L 23/12 501
, H01L 23/12
, H01L 21/60
FI (4):
H01L 23/12 501 C
, H01L 23/12 501 P
, H01L 21/92 602 H
, H01L 21/92 602 K
Patent cited by the Patent:
Cited by applicant (2)
-
半導体装置およびその製造方法
Gazette classification:公開公報
Application number:特願平10-101522
Applicant:セイコーエプソン株式会社
-
突起電極およびその製造方法
Gazette classification:公開公報
Application number:特願平9-224778
Applicant:シチズン時計株式会社
Cited by examiner (1)
-
半導体装置およびその製造方法
Gazette classification:公開公報
Application number:特願平10-101522
Applicant:セイコーエプソン株式会社
Return to Previous Page