Pat
J-GLOBAL ID:200903083915628026
縦型ゲート半導体装置およびその製造方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
新居 広守
Gazette classification:公開公報
Application number (International application number):2003346460
Publication number (International publication number):2005116649
Application date: Oct. 06, 2003
Publication date: Apr. 28, 2005
Summary:
【課題】 レジストパターンを用いること無くソース領域およびボディーコンタクト領域を形成し、ソース領域のコンタクト抵抗を増大させることなく、小型化をおこなうことができる縦型ゲート半導体装置を提供する。【解決手段】 シリコン基板100と、ドレイン領域111とウエル領域112とからなる半導体層110と、縦型ゲート電極120と、絶縁膜130と、絶縁物質140と、トレンチ溝側面で前記ソース領域113と接し、トレンチ溝側面および半導体層110表面で前記ボディーコンタクト領域114と接するアルミ膜150と、バリアメタル160とを備え、ウエル領域112が、ウエル領域112上方のトレンチ溝側壁の半導体層110表面と接しない領域に形成された第1導電型のソース領域113と、ウエル領域112上方の半導体層110表面に形成された第2導電型のボディーコンタクト領域114とを有する縦型ゲート半導体装置。【選択図】 図1
Claim (excerpt):
トレンチ溝を有し、半導体基板上に形成された半導体層と、前記トレンチ溝内壁に形成されたゲート酸化膜と、前記トレンチ溝内部に埋め込まれたゲート電極とを備える縦型ゲート半導体装置であって、
前記半導体層は、第1導電型のドレイン領域と、前記ドレイン領域上方に形成された前記第1導電型と反対の第2導電型のウエル領域とからなり、
前記トレンチ溝は、前記ウエル領域を貫通し、
前記ウエル領域は、前記ゲート電極とオーバーラップを有し、前記トレンチ溝側壁の前記半導体層表面と接しない領域に形成された前記第1導電型のソース領域と、前記ソース領域と接し、前記半導体層表面に形成された第2導電型のボディーコンタクト領域とを有する
ことを特徴とする縦型ゲート半導体装置。
IPC (3):
H01L29/78
, H01L21/265
, H01L21/336
FI (6):
H01L29/78 652B
, H01L29/78 652D
, H01L29/78 652K
, H01L29/78 653C
, H01L21/265 F
, H01L29/78 658B
Patent cited by the Patent:
Cited by applicant (1)
Cited by examiner (2)
-
縦型MOSFET装置とその製造方法
Gazette classification:公開公報
Application number:特願平4-192207
Applicant:沖電気工業株式会社
-
縦型電界効果トランジスタ及びその製造方法
Gazette classification:公開公報
Application number:特願平9-254671
Applicant:日本電気株式会社
Return to Previous Page