Pat
J-GLOBAL ID:200903085333377161

レベルシフタ回路

Inventor:
Applicant, Patent owner:
Agent (1): 早瀬 憲一
Gazette classification:公開公報
Application number (International application number):2002286178
Publication number (International publication number):2004128590
Application date: Sep. 30, 2002
Publication date: Apr. 22, 2004
Summary:
【課題】電圧の異なる複数電源で動作する半導体集積回路において、低消費電力化を図るために電源遮断をしたときにも、貫通電流が発生しないレベルシフタ回路を提供する。【解決手段】低電圧電源で動作する回路からの入力信号に応じた信号を出力する入力回路部150と、入力回路部150が出力する信号に応じた信号を高電圧電源で動作する回路へ出力する出力回路部であって、高電圧電源で動作する回路へ出力する出力信号を保持するラッチ回路を含む出力回路部140と、外部からの制御信号に応じて入力回路部150から出力回路部140への信号の出力を停止するスイッチ(161,162)と、制御信号に応じてラッチ回路を除く出力回路部140の電源供給を停止するスイッチ115とを備えた構成とした。【選択図】 図1
Claim (excerpt):
電位の異なる複数の電源によって動作する半導体集積回路内に設けられ、低電圧電源で動作する回路の信号振幅を、高電圧電源で動作する回路の信号振幅に変換するレベルシフタ回路において、 前記低電圧電源で動作する回路からの入力信号を受ける入力回路部と、 前記高電圧電源で動作する回路への出力信号を保持するラッチ回路を含む出力回路部と、 外部から与えられる制御信号に応じて、前記入力回路部から前記出力回路部への信号の出力を停止させる第1のスイッチ回路と、 外部から与えられる制御信号に応じて、前記ラッチ回路を除く出力回路部への電源の供給を停止させる第2のスイッチ回路と、を備えた、 ことを特徴とするレベルシフタ回路。
IPC (1):
H03K19/0185
FI (1):
H03K19/00 101E
F-Term (10):
5J056AA00 ,  5J056AA11 ,  5J056BB19 ,  5J056CC14 ,  5J056CC21 ,  5J056DD12 ,  5J056DD28 ,  5J056EE03 ,  5J056FF07 ,  5J056FF08
Patent cited by the Patent:
Cited by examiner (4)
  • LSIデバイス
    Gazette classification:公開公報   Application number:特願平11-190791   Applicant:富士通株式会社
  • レベルシフタ回路
    Gazette classification:公開公報   Application number:特願平11-163271   Applicant:松下電器産業株式会社
  • 半導体装置
    Gazette classification:公開公報   Application number:特願平7-292820   Applicant:セイコーエプソン株式会社
Show all

Return to Previous Page