Pat
J-GLOBAL ID:200903016095730891

LSIデバイス

Inventor:
Applicant, Patent owner:
Agent (1): 土井 健二 (外1名)
Gazette classification:公開公報
Application number (International application number):1999190791
Publication number (International publication number):2001024499
Application date: Jul. 05, 1999
Publication date: Jan. 26, 2001
Summary:
【要約】【課題】データ反転時の貫通電流を低減し、レベル変換速度を高速化したレベル変換回路を提供する。【解決手段】基準電位、低電圧電源及び高電圧電源が供給されるレベル変換回路において、前記基準電位及び低電圧電源に対応する低電圧振幅の入力信号を、前記基準電位及び高電圧電源に対応する高電圧振幅の出力信号に変換し、当該出力信号をラッチするレベル変換部と、前記高電圧電源を前記レベル変換部に供給し、前記入力信号が遷移する所定の期間に、前記高電圧電源の電圧より低い電圧を、一時的に前記レベル変換部に供給する電源供給部とを有する。本発明によれば、高電圧電源と低電圧電源との電位差が大きくても、ラッチ状態を反転する時はそれらの電位差を小さくして駆動能力不足をなくし、レベル変換速度を高速化し、データ反転時の貫通電流を低減することができる。
Claim (excerpt):
基準電位、低電圧電源及び高電圧電源が供給されるレベル変換回路において、前記基準電位及び低電圧電源に対応する低電圧振幅の入力信号を、前記基準電位及び高電圧電源に対応する高電圧振幅の出力信号に変換し、当該出力信号をラッチするレベル変換部と、前記高電圧電源を前記レベル変換部に供給し、前記入力信号が遷移する所定の期間に、前記高電圧電源の電圧より低い電圧を、一時的に前記レベル変換部に供給する電源供給部とを有することを特徴とするレベル変換回路。
F-Term (16):
5J056AA32 ,  5J056AA38 ,  5J056BB02 ,  5J056BB19 ,  5J056CC14 ,  5J056CC21 ,  5J056DD13 ,  5J056DD28 ,  5J056DD29 ,  5J056DD55 ,  5J056EE11 ,  5J056EE12 ,  5J056FF07 ,  5J056FF08 ,  5J056GG06 ,  5J056KK01
Patent cited by the Patent:
Cited by examiner (7)
Show all

Return to Previous Page