Pat
J-GLOBAL ID:200903089555546544

差動増幅回路

Inventor:
Applicant, Patent owner:
Agent (1): 金田 暢之 (外2名)
Gazette classification:公開公報
Application number (International application number):2000112336
Publication number (International publication number):2001298332
Application date: Apr. 13, 2000
Publication date: Oct. 26, 2001
Summary:
【要約】【課題】 所定の入力オフセット電圧を確実に備えた差動増幅回路を提供する。【解決手段】 カレントミラー回路を構成する第1のトランジスタ及び第2のトランジスタと、反転入力端子を介して所定の一定電圧である比較電圧が入力される、第1のトランジスタと直列に接続された第3のトランジスタと、非反転入力端子を介して第3のトランジスタの出力電圧と比例する帰還電圧が入力される、第2のトランジスタと直列に接続された第4のトランジスタと、第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、及び第4のトランジスタに所定の電流を流すための電流源と、第3のトランジスタと直列に接続され、反転入力端子と非反転入力端子間に所定の入力オフセット電圧を持たせるためのオフセット回路とを有する構成にする。
Claim (excerpt):
カレントミラー回路を構成する第1のトランジスタ及び第2のトランジスタと、反転入力端子を介して所定の一定電圧である比較電圧が入力される、前記第1のトランジスタと直列に接続された第3のトランジスタと、非反転入力端子を介して前記第3のトランジスタの出力電圧と比例する帰還電圧が入力される、前記第2のトランジスタと直列に接続された第4のトランジスタと、前記第1のトランジスタ、前記第2のトランジスタ、前記第3のトランジスタ、及び前記第4のトランジスタに所定の電流を流すための定電流源と、前記第3のトランジスタと直列に接続され、前記反転入力端子と前記非反転入力端子間に所定の入力オフセット電圧を持たせるためのオフセット回路と、を有する差動増幅回路。
FI (2):
H03F 3/45 A ,  H03F 3/45 B
F-Term (28):
5J066AA01 ,  5J066AA12 ,  5J066AA58 ,  5J066CA13 ,  5J066FA20 ,  5J066HA10 ,  5J066HA16 ,  5J066HA19 ,  5J066HA25 ,  5J066HA26 ,  5J066HA29 ,  5J066KA00 ,  5J066KA05 ,  5J066KA09 ,  5J066KA11 ,  5J066KA17 ,  5J066KA24 ,  5J066KA32 ,  5J066MA11 ,  5J066MA21 ,  5J066MA22 ,  5J066ND01 ,  5J066ND14 ,  5J066ND22 ,  5J066ND23 ,  5J066PD01 ,  5J066TA01 ,  5J066TA02
Patent cited by the Patent:
Cited by examiner (9)
Show all

Return to Previous Page