研究者
J-GLOBAL ID:200901060445067424
更新日: 2020年05月09日
鳥谷部 達
トヤベ トオル | Toyabe Toru
この研究者にコンタクトする
直接研究者へメールで問い合わせることができます。
所属機関・部署:
旧所属 東洋大学 理工学部
旧所属 東洋大学 理工学部 について
「旧所属 東洋大学 理工学部」ですべてを検索
職名:
教授
研究分野 (1件):
電子デバイス、電子機器
研究キーワード (2件):
数値シミュレーション
, Numerical Simulation
競争的資金等の研究課題 (4件):
デバイス回路シュミレーション
半導体数値シミュレーション
Device Circuit Simulation
Numerical Simulation of Semiconductor
MISC (12件):
An Analysis of Human Error in Skill Task and Visual Recognition under Auditory Interruption. IEEE International Conference on Systems, Man, and Cybernetics. 1997. 1. 211
Yoshinari Matsumoto, Taturo Hanajiri, Tohru Toyabe, Takuo Sugano. Adnantages of Asymmetric Tunnel Barrier for High Density Integration of Single Electron Devices. Jpn. J. Appl. Phys. 1997. 36. 6B. 4143-4146
S KIMURA, J TANAKA, H NODA, T TOYABE, S IHARA. SHORT-CHANNEL-EFFECT-SUPPRESSED SUB-0.1-MU-M GROOVED-GATE MOSFETS WITH W-GATE. IEEE TRANSACTIONS ON ELECTRON DEVICES. 1995. 42. 1. 94-100
Simulation of Sub-0.1μm MOSFET's with Completely Suppressed Short-Channel Effect(共著). IEEE Electron Device Letters,. 1993. 14. 8. 396-399
A Massively Parallel Algorithm for Three-Dimensional Device Simulation(共著). IEEE Trans. Computer-Aided Design of Integrated Circuits and Systems. 1991. 10. 9. 1201-1209
もっと見る
Works (4件):
数値計算手法の研究
2001 -
計算材料・デバイス工学手法の開発と応用
2001 -
Research on Numerical Computation Method
2001 -
Development of Computational Engineering for Materials and Devices
2001 -
学位 (1件):
工学博士 (東京大学)
委員歴 (1件):
1996 - 日本応用数理学会 評議員
受賞 (3件):
1998 - 服部報公会報公賞
1996 - IEEE Fellow
1985 - IEEE 1984 Paul Rappaport Award
所属学会 (6件):
日本応用数理学会
, 日本物理学会
, IEEE
, 応用物理学会
, 情報処理学会
, 電子情報通信学会
※ J-GLOBALの研究者情報は、
researchmap
の登録情報に基づき表示しています。 登録・更新については、
こちら
をご覧ください。
前のページに戻る
TOP
BOTTOM