特許
J-GLOBAL ID:200903001445205232

半導体装置及びその製造方法

発明者:
出願人/特許権者:
代理人 (1件): 松山 允之
公報種別:公開公報
出願番号(国際出願番号):特願2004-264828
公開番号(公開出願番号):特開2006-080409
出願日: 2004年09月13日
公開日(公表日): 2006年03月23日
要約:
【課題】 高誘電率ゲート絶縁層とシリコン基板、ゲート電極界面において、低誘電率界面層が生成し、絶縁層全体の誘電率を低下させる。また、基板のシリコンが絶縁層表面まで拡散し、ゲート電極界面における低誘電率層生成を助長する。さらにシリサイド反応により、しきい値がシフトするという問題を解決する。【解決手段】 高誘電率ゲート絶縁層103の上または下の界面において、シリコンの拡散、シリコンとのシリサイド生成反応および低誘電率界面層の生成を起こすことのない、かつSiO2と比して十分高い誘電率をもつLaとAlを含む金属酸化物層である絶縁層1011,1012をバリア層として具備した構造を提供する。【選択図】 図6
請求項(抜粋):
シリコン基板と、 前記シリコン基板上に形成され少なくともHf,Zr,Ti,Taから選択される少なくとも一種の元素の酸化物の絶縁層と、 前記絶縁層上に形成された電極と、 前記シリコン基板と前記絶縁層との界面及び前記絶縁層と前記電極との界面のうち少なくとも一方の界面に、La及びAlを含む金属酸化物層とを備えることを特徴とする半導体装置。
IPC (5件):
H01L 29/78 ,  H01L 21/28 ,  H01L 21/283 ,  H01L 29/423 ,  H01L 29/49
FI (4件):
H01L29/78 301G ,  H01L21/28 301A ,  H01L21/283 C ,  H01L29/58 G
Fターム (51件):
4M104AA01 ,  4M104BB01 ,  4M104BB02 ,  4M104BB08 ,  4M104BB09 ,  4M104BB16 ,  4M104BB18 ,  4M104BB30 ,  4M104CC05 ,  4M104EE02 ,  4M104EE03 ,  4M104EE16 ,  4M104GG09 ,  4M104GG10 ,  4M104GG14 ,  4M104HH05 ,  5F140AA00 ,  5F140AA06 ,  5F140AA24 ,  5F140BA01 ,  5F140BD01 ,  5F140BD02 ,  5F140BD04 ,  5F140BD11 ,  5F140BD12 ,  5F140BD13 ,  5F140BE03 ,  5F140BE09 ,  5F140BE10 ,  5F140BE17 ,  5F140BE19 ,  5F140BF01 ,  5F140BF04 ,  5F140BF05 ,  5F140BF07 ,  5F140BF10 ,  5F140BG08 ,  5F140BG14 ,  5F140BG28 ,  5F140BG37 ,  5F140BJ05 ,  5F140BJ23 ,  5F140BK13 ,  5F140BK21 ,  5F140BK25 ,  5F140BK29 ,  5F140BK39 ,  5F140CA03 ,  5F140CB04 ,  5F140CC03 ,  5F140CC12
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る