特許
J-GLOBAL ID:200903003169400290

命令履歴情報を持つ基本キャッシュ・ブロック・マイクロプロセッサ

発明者:
出願人/特許権者:
代理人 (1件): 坂口 博 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-391350
公開番号(公開出願番号):特開2001-297001
出願日: 2000年12月22日
公開日(公表日): 2001年10月26日
要約:
【要約】 (修正有)【課題】 プロセッサ、データ処理システム及びこれに関連する実行方法を提供すること。【解決手段】 プロセッサは,命令のセットを受信し、命令セットを命令グループに編成するのに適する。命令グループは実行のためディスパッチされる。命令グループの実行後、命令グループに関連した例外イベントを示す命令履歴情報が記録される。その後、命令履歴情報に応答して命令の実行が変更され、命令グループの後の実行時に例外イベントの発生が防止される。プロセッサは、命令キャッシュ、L2キャッシュ、システム・メモリ等のストレージ機構、クラッキング・ユニット、及び基本キャッシュ・ブロックを含む。
請求項(抜粋):
マイクロプロセッサ命令を実行する方法であって、受信された命令のセットを命令グループに編成するステップと、前記命令グループを実行のためディスパッチするステップと、前記命令グループの実行後、前記命令に関連する例外イベントを示す命令履歴情報を記録するステップと、前記命令履歴情報に応答して前記命令の実行を変更し、前記命令グループの後の実行中に前記例外イベントの発生を防ぐステップと、を含む、方法。
IPC (3件):
G06F 9/38 310 ,  G06F 9/38 330 ,  G06F 9/38 380
FI (3件):
G06F 9/38 310 A ,  G06F 9/38 330 A ,  G06F 9/38 380 B
Fターム (7件):
5B013AA01 ,  5B013AA05 ,  5B013BB01 ,  5B013BB18 ,  5B013DD02 ,  5B013DD04 ,  5B013EE04
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る