特許
J-GLOBAL ID:200903008444269142

撮像素子および撮像システム

発明者:
出願人/特許権者:
代理人 (2件): 山下 穣平 ,  志村 博
公報種別:公開公報
出願番号(国際出願番号):特願2004-163217
公開番号(公開出願番号):特開2005-347931
出願日: 2004年06月01日
公開日(公表日): 2005年12月15日
要約:
【課題】 デジタル系の駆動によるノイズや消費電力を低減し、インターフェースの簡素化、AD変換の精度を向上を実現する。【解決手段】 行列状にセンシング素子としての画素101が配列され、画素101の列ごとにAD変換器105が設けられた撮像素子において、デジタルカウンタ103と、デジタルカウンタ103の値がバイナリコードで入力されるDA変換器108とを有し、AD変換器105は、DA変換器108の出力と一列の複数のセンシング素子から順次出力される信号とを比較する比較器106と、デジタルカウンタ103の値をグレイコードで記憶するデジタルメモリ107とを含む。【選択図】 図1
請求項(抜粋):
行列状にセンシング素子が配列され、該センシング素子の列ごとにAD変換器が設けられた撮像素子において、 デジタルカウンタと、前記デジタルカウンタの値がバイナリコードで入力されるDA変換器とを有し、 前記AD変換器は、前記DA変換器の出力と一列の複数のセンシング素子から順次出力される信号とを比較する比較器と、前記比較器からのデジタル信号をトリガとして、前記デジタルカウンタの値をグレイコードで記憶するデジタルメモリとを含むことを特徴とする撮像素子。
IPC (6件):
H04N5/335 ,  H01L27/146 ,  H03M1/12 ,  H03M1/14 ,  H03M1/38 ,  H03M7/16
FI (7件):
H04N5/335 Z ,  H04N5/335 E ,  H03M1/12 C ,  H03M1/14 B ,  H03M1/38 ,  H03M7/16 ,  H01L27/14 A
Fターム (22件):
4M118AA04 ,  4M118AB01 ,  4M118CA02 ,  4M118DD09 ,  4M118FA06 ,  4M118FA33 ,  4M118FA34 ,  4M118FA42 ,  5C024HX23 ,  5C024HX29 ,  5C024HX32 ,  5C024HX58 ,  5J022AA02 ,  5J022AA14 ,  5J022AB01 ,  5J022BA02 ,  5J022BA07 ,  5J022CD02 ,  5J022CD03 ,  5J022CE05 ,  5J022CF01 ,  5J022CG04
引用特許:
出願人引用 (1件) 審査官引用 (3件)

前のページに戻る