特許
J-GLOBAL ID:200903008846996725
データ処理システムおよびデータ処理方法
発明者:
,
出願人/特許権者:
代理人 (1件):
山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願2000-131752
公開番号(公開出願番号):特開2001-312457
出願日: 2000年04月28日
公開日(公表日): 2001年11月09日
要約:
【要約】【課題】各信号処理の速度が異なる場合にも、全体の画像信号処理にかかる処理時間を短縮する。【解決手段】画像信号処理モジュールAのデータ入力のレート(例えば15MHz)は通常の画像信号処理モジュールAがメモリ102に書きこむレートに対して数分の1と遅いため、画像信号処理モジュールAは一定間隔でバス101を使用し、バス101は比較的空いている。画像信号処理モジュールAに対して画像信号処理モジュールB,Cの処理速度は速い。よって、全ての画像信号処理モジュールA〜Cを同時に起動させ、追越禁止制御を行うことにより、例えば画像信号処理モジュールAがバス101を使用していない期間に画像信号処理モジュールBがバス101を使用するようにする。
請求項(抜粋):
複数のデータ信号処理部が単一のバスを共有し、DMA(ダイレクトメモリアクセス:direct memry access)コントローラによって前記バスを使用するデータ信号処理部の切り換えおよびアドレスの自動生成を行うと共に、前記単一のバスを介して各信号処理部と外部メモリとが入出力を行うことにより一連のデータ信号処理を実施するデータ処理システムにおいて、前記DMAコントローラは、アドレスを管理する座標カウンタの値によって、前段のデータ信号処理が完了する前に次段のデータ信号処理部を起動し、アドレス上並列にデータ信号処理を行うデータ信号並列処理手段を有するデータ処理システム。
IPC (3件):
G06F 13/28 310
, G06F 13/28
, G06F 13/36 520
FI (3件):
G06F 13/28 310 M
, G06F 13/28 310 Y
, G06F 13/36 520 A
Fターム (6件):
5B061BB04
, 5B061BC02
, 5B061DD01
, 5B061DD11
, 5B061QQ02
, 5B061RR02
引用特許: