特許
J-GLOBAL ID:200903015903441561
コプロセッサを監視及びリセットするための方法及び装置
発明者:
,
,
出願人/特許権者:
代理人 (3件):
奥山 尚一
, 有原 幸一
, 松島 鉄男
公報種別:公表公報
出願番号(国際出願番号):特願2006-527509
公開番号(公開出願番号):特表2007-507034
出願日: 2004年09月20日
公開日(公表日): 2007年03月22日
要約:
回路はコプロセッサを監視及びリセットするようになっている。回路は、コプロセッサ内のハングを検出するためのハング検出モジュールを含んでいる。また、回路は、コプロセッサ内でのハングの検出に応じてプロセッサをリセットすることなくコプロセッサをリセットするための選択プロセッサリセットモジュールも含んでいる。
請求項(抜粋):
コプロセッサを監視及びリセットするための回路であって、
前記コプロセッサ内のハングを検出するようになっているハング検出モジュールと、
前記コプロセッサ内でのハングの検出に応じて、プロセッサをリセットすることなく前記コプロセッサを選択的にリセットするようになっている選択プロセッサリセットモジュールと
を備えている回路。
IPC (2件):
FI (2件):
G06F11/30 305G
, G06T1/20 B
Fターム (10件):
5B042GA11
, 5B042JJ14
, 5B042JJ17
, 5B042KK02
, 5B042KK07
, 5B042KK20
, 5B042LA13
, 5B042MB04
, 5B042MC21
, 5B057CH02
引用特許: