特許
J-GLOBAL ID:200903017617866027
半導体集積回路装置
発明者:
出願人/特許権者:
代理人 (1件):
田澤 博昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-282422
公開番号(公開出願番号):特開2002-094368
出願日: 2000年09月18日
公開日(公表日): 2002年03月29日
要約:
【要約】【課題】 フューズ素子群やフューズ状態検出回路群、ECCエラー訂正回路が複数必要なため、半導体集積回路装置の面積を増加させ、製造コストを増加させるといった課題があった。【解決手段】 1つのフューズ素子群などのプログラム素子群の切断情報を並列直列変換回路により直列データに変換して、この直列データを直列並列変換回路で伝送し、複数のRAMなどの被制御回路を制御するように半導体集積回路装置の冗長回路を構成し、さらに並列直列変換回路にCRC技術を導入することにより、フューズ素子の切断エラーなどのプログラム素子への誤入力があってもその情報を復元できるようにした。
請求項(抜粋):
複数の被制御回路と、複数のプログラム素子と、これらのプログラム素子のプログラム状態を複数の論理信号に変換するプログラム状態検出回路群と、このプログラム状態検出回路群の出力する論理信号を直列データに変換する並列直列変換回路と、上記直列データを受信し上記被制御回路に供給する1つまたは複数の直列並列変換回路とを備えた半導体集積回路装置。
IPC (5件):
H03K 19/173 101
, H01L 21/82
, H01L 27/04
, H01L 21/822
, H03M 9/00
FI (5件):
H03K 19/173 101
, H03M 9/00
, H01L 21/82 R
, H01L 27/04 T
, H01L 27/04 M
Fターム (35件):
5F038AV03
, 5F038AV15
, 5F038BB07
, 5F038DF01
, 5F038DF05
, 5F038DF14
, 5F038DT02
, 5F038DT03
, 5F038DT04
, 5F038DT06
, 5F038DT08
, 5F038DT12
, 5F038DT14
, 5F064AA07
, 5F064BB13
, 5F064BB31
, 5F064FF02
, 5F064FF14
, 5F064FF26
, 5F064FF48
, 5J042AA10
, 5J042BA01
, 5J042CA02
, 5J042CA03
, 5J042CA13
, 5J042CA15
, 5J042CA16
, 5J042CA20
, 5J042CA22
, 5J042CA24
, 5J042CA25
, 5J042CA26
, 5J042CA27
, 5J042DA01
, 5J042DA05
引用特許:
審査官引用 (6件)
-
リダンダンシ回路及び半導体装置
公報種別:公開公報
出願番号:特願平10-353448
出願人:株式会社東芝
-
特公平5-082000
-
特公平5-082000
全件表示
前のページに戻る