特許
J-GLOBAL ID:200903019336080310

マルチコンフィギュレーション・バックプレーン

発明者:
出願人/特許権者:
代理人 (1件): 大貫 進介 (外1名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-548816
公開番号(公開出願番号):特表2002-514821
出願日: 1999年05月07日
公開日(公表日): 2002年05月21日
要約:
【要約】マルチコンフィギュレーション・バックプレーン(100)は、4つの異なるコンフィギュレーション、即ち、デュアル,拡張,アクティブ/スタンバイおよびアクティブ/アクティブに構成することができる。マルチコンフィギュレーション・バックプレーン(100)は、第1システム・プロセッサ・スロット(112),第1ブリッジ・スロット(114),および1つ以上の入出力スロット(116)から成る第1入出力スロット集合を備えた第1CompactPCIバス(110)を有する。マルチコンフィギュレーション・バックプレーン(100)は、第2システム・プロセッサ・スロット(122),第2ブリッジ・スロット(124),および1つ以上の入出力スロット(126)から成る第2入出力スロット集合を備えた第2CompactPCIバス(120)を有する。第1交差接続部(130)が第1システム・プロセッサ・スロット(112)および第2ブリッジ・スロット(124)間にあり、第2交差接続部(140)が第2システム・プロセッサ・スロット(122)および第1ブリッジ・スロット(114)間にある。好ましくは、第1交差接続部は第1ローカルPCIバスであり、第2交差接続部は第2ローカルPCIバスである。
請求項(抜粋):
マルチコンフィギュレーション・バックプレーンであって: 第1システム・プロセッサ・スロットと、第1ブリッジ・スロットと、1以上の入出力スロットを有する第1コンパクトPCIバス; 第2システム・プロセッサ・スロットと、第2ブリッジ・スロットと、1以上の入出力スロットから成る第2入出力スロット集合とを有する第2コンパクトPCIバス; 前記第1システム・プロセッサ・スロットおよび前記第2ブリッジ・スロット間の第1交差接続部;および 前記第2システム・プロセッサ・スロットおよび前記第1ブリッジ・スロット間の第2交差接続部;から成ることを特徴とするマルチコンフィギュレーション・バックプレーン。
IPC (2件):
G06F 11/20 310 ,  G06F 13/00 301
FI (2件):
G06F 11/20 310 A ,  G06F 13/00 301 P
Fターム (13件):
5B034BB01 ,  5B034BB02 ,  5B034BB15 ,  5B034BB17 ,  5B083AA05 ,  5B083BB01 ,  5B083BB03 ,  5B083BB11 ,  5B083CD11 ,  5B083CE01 ,  5B083DD01 ,  5B083DD09 ,  5B083EE11
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る