特許
J-GLOBAL ID:200903019639810788

ゲート駆動回路

発明者:
出願人/特許権者:
代理人 (2件): 高田 守 ,  高橋 英樹
公報種別:公開公報
出願番号(国際出願番号):特願2007-236671
公開番号(公開出願番号):特開2009-071956
出願日: 2007年09月12日
公開日(公表日): 2009年04月02日
要約:
【課題】本発明は素子のスイッチング特性を改善したゲート駆動回路に係り、素子のスイッチング特性を任意に決定でき、十分な短絡耐量と、定常損失の抑制ができるゲート駆動回路を提供することを目的とする。【解決手段】パワースイッチング素子のゲートのオン動作を行うオン側回路を備える。該オン側回路は、第一オン電圧の電圧供給を行う第一オン電源、第一オン配線、および、ゲート駆動信号により制御され該第一オン配線に形成される第一オンスイッチを備える第一オン側電源回路と、 該パワースイッチング素子の定常状態に該ゲートに印加すべき電圧である第二オン電圧の電圧供給を行う第二オン電源、第二オン配線、該第二オン配線に形成される第二オンスイッチ、および、該ゲート駆動信号を遅延して該第二オンスイッチに伝達するオン側遅延回路を備える第二オン側電源回路と、を備える。【選択図】図1
請求項(抜粋):
パワースイッチング素子のゲートのオン動作を行うオン側回路を備え、 前記オン側回路は、 第一オン電圧の電圧供給を行う第一オン電源、前記第一オン電源と前記ゲートとを接続する第一オン配線、および、ゲート駆動信号により制御され前記第一オン配線に形成される第一オンスイッチを備える第一オン側電源回路と、 前記パワースイッチング素子の定常状態に前記ゲートに印加すべき電圧である第二オン電圧の電圧供給を行う第二オン電源、前記ゲートと前記第二オン電源とを接続する第二オン配線、前記第二オン配線に形成される第二オンスイッチ、および、前記ゲート駆動信号を遅延して前記第二オンスイッチに伝達するオン側遅延回路を備える第二オン側電源回路とを備え、 前記第一電圧、前記第二電圧共に前記パワースイッチング素子の閾値電圧より高く、かつ前記第一電圧は前記第二電圧より低いことを特徴とするゲート駆動回路。
IPC (4件):
H02M 1/08 ,  H02M 7/538 ,  H03K 17/08 ,  H03K 17/56
FI (4件):
H02M1/08 A ,  H02M7/5387 Z ,  H03K17/08 Z ,  H03K17/56 Z
Fターム (25件):
5H007AA03 ,  5H007CA01 ,  5H007CB02 ,  5H007CB05 ,  5H007CC07 ,  5H007DB03 ,  5H740AA05 ,  5H740BA11 ,  5H740BB05 ,  5H740KK01 ,  5J055AX34 ,  5J055BX16 ,  5J055CX19 ,  5J055DX09 ,  5J055DX60 ,  5J055EY01 ,  5J055EY05 ,  5J055EY12 ,  5J055EZ50 ,  5J055FX04 ,  5J055FX12 ,  5J055FX17 ,  5J055GX01 ,  5J055GX02 ,  5J055GX04
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る