特許
J-GLOBAL ID:200903019958054970
積層コンデンサ、配線基板、デカップリング回路および高周波回路
発明者:
,
,
,
,
出願人/特許権者:
代理人 (1件):
小柴 雅昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-329012
公開番号(公開出願番号):特開2001-148325
出願日: 1999年11月19日
公開日(公表日): 2001年05月29日
要約:
【要約】【課題】 積層コンデンサの等価直列インダクタンス(ESL)を低減する。【解決手段】 互いに対向する第1および第2の内部電極14および15と第1および第2の外部端子電極とをそれぞれ電気的に接続する第1および第2の貫通導体20、20a、21および21aを、内部電極14,15を流れる電流によって誘起される磁界を互いに相殺するように配置するとともに、これら貫通導体のいくつかを、第1および第2の内部電極14および15の各々の周縁部において第1および第2の内部電極14および15に接続される第1および第2の周縁貫通導体20aおよび21aによって与える。
請求項(抜粋):
積層される複数の誘電体層を含むコンデンサ本体を備え、前記コンデンサ本体の内部には、特定の前記誘電体層を介して互いに対向する少なくとも1対の第1および第2の内部電極が設けられ、前記コンデンサ本体の、前記内部電極と平行に延びる少なくとも一方の主面上には、第1および第2の外部端子電極が設けられ、前記コンデンサ本体の内部には、さらに、前記第2の内部電極に対して電気的に絶縁された状態で前記第1の内部電極と前記第1の外部端子電極とを電気的に接続するように特定の前記誘電体層を貫通する複数の第1の貫通導体、および前記第1の内部電極に対して電気的に絶縁された状態で前記第2の内部電極と前記第2の外部端子電極とを電気的に接続するように特定の前記誘電体層を貫通する複数の第2の貫通導体がそれぞれ設けられ、前記第1および第2の貫通導体は、前記内部電極を流れる電流によって誘起される磁界を互いに相殺するように配置され、前記第1および第2の貫通導体は、それぞれ、前記第1および第2の内部電極の各々の周縁部において前記第1および第2の内部電極に接続されている、第1および第2の周縁貫通導体を含む、積層コンデンサ。
IPC (2件):
H01G 4/30 301
, H01G 4/12 352
FI (2件):
H01G 4/30 301 F
, H01G 4/12 352
Fターム (26件):
5E001AB03
, 5E001AC05
, 5E001AD05
, 5E001AF02
, 5E001AF03
, 5E001AF06
, 5E001AJ03
, 5E082AA01
, 5E082AB03
, 5E082BB02
, 5E082BB05
, 5E082EE04
, 5E082EE23
, 5E082EE35
, 5E082FF05
, 5E082FG06
, 5E082FG26
, 5E082GG11
, 5E082GG21
, 5E082GG25
, 5E082GG30
, 5E082JJ03
, 5E082JJ15
, 5E082JJ23
, 5E082KK01
, 5E082LL01
引用特許: