特許
J-GLOBAL ID:200903020260101044

マトリックススイッチ回路

発明者:
出願人/特許権者:
代理人 (1件): 秋本 正実
公報種別:公開公報
出願番号(国際出願番号):特願2000-095281
公開番号(公開出願番号):特開2001-285905
出願日: 2000年03月29日
公開日(公表日): 2001年10月12日
要約:
【要約】【課題】 入力データとは別の任意パターンのデータ出力する場合において回路規模を増大することなく入力データを出力データの位相制御可能な複数入力、複数出力のマトリックススイッチ回路の提供にある。【解決手段】 入力インタフェース1、2の入力データ、任意パターン発生回路13の出力するデータは、マルチプレクサ3によって多重され、データメモリ4の第1ポートから書き込まれ、制御メモリ10から供給される第2ポートの読み出しアドレスに従って読み出され、デマルチプレクサ5によって出力先を選択し、出力インタフェース6、7に出力する。制御メモリ10の読み出しアドレスによってデータの読み出し順序の変換が行なわれる。またデータメモリ4への書き込み、読み出しタイミングは書き込みカウンタ8、読み出しカウンタ9へのロード信号によって独立に制御でき、フレームの位相調整が行なわれる。
請求項(抜粋):
複数入力と複数出力を有し、該入出力間で多重されたデータチャネル入れ替え機能を有するマトリックススイッチ回路において、複数の入力データを多重化してデータメモリに書き込む手段と、多重化順序を変換してデータメモリから読み出す手段と、複数の出力先を選択して出力する手段とを備えたことを特徴とするマトリックススイッチ回路。
IPC (2件):
H04Q 3/52 101 ,  H04Q 11/08
FI (2件):
H04Q 3/52 101 A ,  H04Q 11/04 G
Fターム (8件):
5K069AA16 ,  5K069CB08 ,  5K069DB07 ,  5K069DB11 ,  5K069DB12 ,  5K069DB14 ,  5K069EA19 ,  5K069FD06
引用特許:
審査官引用 (3件)

前のページに戻る