特許
J-GLOBAL ID:200903023816323555

演算増幅器

発明者:
出願人/特許権者:
代理人 (2件): 井上 学 ,  戸田 裕二
公報種別:公開公報
出願番号(国際出願番号):特願2008-009991
公開番号(公開出願番号):特開2009-171479
出願日: 2008年01月21日
公開日(公表日): 2009年07月30日
要約:
【課題】 比較的高い電源電圧(例えば5V以上)で使用される演算増幅器において、定常動作時の消費電力を低減しながらスルーレートが改善される回路方式を提供する。【解決手段】 差動入力信号のレベルを変換して差動出力するレベル変換回路1と、レベル変換回路1の差動出力に入力が直列接続された差動増幅器(M1、M2、M5、M6、3、4から成る部分)とを備えて演算増幅器を構成し、レベル変換回路1と差動増幅器との組合せで、差動入力信号のレベル差の検出と、そのレベル差に応じた差動増幅器の出力段5に対する駆動能力の制御とを共通に行う。【選択図】 図1
請求項(抜粋):
差動入力信号のレベルを変換して差動出力するレベル変換回路と、 前記レベル変換回路の差動出力に入力が直列接続された差動増幅器と を備えて構成され、 前記レベル変換回路と前記差動増幅器との組合せが、前記差動入力信号のレベル差の検出と、該レベル差に応じた前記差動増幅器の出力段に対する駆動能力の制御とを共通に行うことを特徴とする演算増幅器。
IPC (1件):
H03F 3/45
FI (1件):
H03F3/45 A
Fターム (20件):
5J500AA01 ,  5J500AA21 ,  5J500AA47 ,  5J500AC36 ,  5J500AC65 ,  5J500AF15 ,  5J500AH10 ,  5J500AH17 ,  5J500AH19 ,  5J500AH25 ,  5J500AK02 ,  5J500AK05 ,  5J500AK18 ,  5J500AK27 ,  5J500AM23 ,  5J500AT01 ,  5J500DN02 ,  5J500DN04 ,  5J500DN12 ,  5J500DP01
引用特許:
出願人引用 (7件)
  • 差動増幅器
    公報種別:公開公報   出願番号:特願平9-301906   出願人:日本電気株式会社
  • 演算増幅器
    公報種別:公開公報   出願番号:特願2002-289073   出願人:山形日本電気株式会社
  • 演算増幅器
    公報種別:公開公報   出願番号:特願平9-239798   出願人:山形日本電気株式会社
全件表示
審査官引用 (2件)
  • 特許第6262633号
  • サンプルホールド回路
    公報種別:公開公報   出願番号:特願平11-100188   出願人:シャープ株式会社

前のページに戻る