特許
J-GLOBAL ID:200903028323373385

節電管理装置

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2004-087643
公開番号(公開出願番号):特開2005-275771
出願日: 2004年03月24日
公開日(公表日): 2005年10月06日
要約:
【課題】 別途の専用のCPUを備えることなく省電力効果の高い省電力制御を可能とし、さらには、省電力モードから復帰すべき外部イベントを確実に検出できる画像形成装置の節電管理装置を提供する。 【解決手段】 機能ブロック毎に制御する複数のCPUボードを選択的に組み合わせたマスタースレーブ方式により制御され、待機時の消費電力を低減させる省電力モードを備えた画像形成装置の節電管理装置であって、前記マスターCPUボードは、各スレーブCPUボードの消費電力比較テーブルを備え、画像形成装置に接続されているCPUボードのうち、最も消費電力が少ないCPUボードを前記消費電力比較テーブルに基づいて判別し、当該CPUボードを外部イベントに基づいて省電力モードから復帰制御するCPUボードとして選択する構成される。 【選択図】 図3
請求項(抜粋):
機能ブロック毎に制御する複数のCPUボードを選択的に組み合わせたマスタースレーブ方式により制御され、待機時の消費電力を低減させる省電力モードを備えた節電管理装置であって、 マスターCPUボードが、前記複数のCPUボードのうち最も消費電力が少ないCPUボードを外部イベントに基づいて省電力モードから復帰制御するCPUボードとして選択する節電管理装置。
IPC (4件):
G06F1/32 ,  B41J29/38 ,  G03G21/00 ,  H04N1/00
FI (4件):
G06F1/00 332Z ,  B41J29/38 D ,  G03G21/00 398 ,  H04N1/00 C
Fターム (19件):
2C061AP03 ,  2C061AP04 ,  2C061HK11 ,  2C061HT13 ,  2H027DA28 ,  2H027DA34 ,  2H027DA40 ,  2H027EF16 ,  2H027EH06 ,  2H027EJ15 ,  2H027EJ18 ,  2H027ZA01 ,  2H027ZA07 ,  5B011EB08 ,  5B011LL14 ,  5C062AA05 ,  5C062AB49 ,  5C062AC58 ,  5C062AE15
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る