特許
J-GLOBAL ID:200903030023552240

低電力プロセッサの電力を動的に制御する方法および装置

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹
公報種別:公表公報
出願番号(国際出願番号):特願2000-615877
公開番号(公開出願番号):特表2002-543513
出願日: 2000年04月20日
公開日(公表日): 2002年12月17日
要約:
【要約】簡単に述べると、本発明の一実施形態によれば、システムがプロセッサ、電圧レギュレータ、およびメモリを備える。電圧レギュレータは、プロセッサに結合されており、当該プロセッサの動作電圧を調整する。メモリは、メモリ・バスによってプロセッサに結合されている。このメモリは、プロセッサ命令をストアしており、その命令がプロセッサによって実行されると、プロセッサの処理負荷における動的な変化の少なくとも一部に基づいて、プロセッサの動作周波数の修正がもたらされ、かつプロセッサの動作電圧の調整がもたらされる。
請求項(抜粋):
プロセッサ、電圧レギュレータ、およびメモリを含むシステムにおいて: 前記電圧レギュレータは、前記プロセッサに結合されており、前記プロセッサの動作電圧を調整し; 前記メモリは、メモリ・バスを介して前記プロセッサに結合されており、前記メモリは、前記プロセッサによって実行されたとき、前記プロセッサの処理負荷における動的な変化の少なくとも一部に基づいて、前記プロセッサの動作周波数の修正をもたらし、かつ前記プロセッサの動作電圧の調整をもたらす、プロセッサ命令をストアしていることを特徴とするシステム。
IPC (3件):
G06F 1/04 301 ,  G06F 1/32 ,  G06F 15/78 510
FI (3件):
G06F 1/04 301 C ,  G06F 15/78 510 P ,  G06F 1/00 332 Z
Fターム (10件):
5B011DB02 ,  5B011EA08 ,  5B011LL02 ,  5B011LL13 ,  5B062AA05 ,  5B062HH02 ,  5B062HH04 ,  5B079AA07 ,  5B079BA01 ,  5B079BC01
引用特許:
審査官引用 (9件)
全件表示

前のページに戻る