特許
J-GLOBAL ID:200903036208613359
電子インク表示装置
発明者:
,
,
出願人/特許権者:
代理人 (6件):
江原 省吾
, 田中 秀佳
, 白石 吉之
, 城村 邦彦
, 熊野 剛
, 山根 広昭
公報種別:公開公報
出願番号(国際出願番号):特願2006-046891
公開番号(公開出願番号):特開2007-140440
出願日: 2006年02月23日
公開日(公表日): 2007年06月07日
要約:
【課題】前面積層板と、TFTアレイ基板を備えた電子インク表示装置が提供される。【解決手段】TFTアレイ基板において、第一金属層と誘電体層は第一基板上に配置する。誘電体層は、第一金属層を被覆する。第二金属層は、誘電体層上に配置する。第一金属層は走査線とゲートを有し、第二金属層はデータ線とソース/ドレインを有する。第一基板は、データ線と走査線によって複数の画素領域に分割される。ゲートとソース/ドレインは、画素領域内に配置する。チャネル層は、ゲートとソース/ドレインの間の誘電体層上に配置する。画素電極は画素領域内に配置され、ドレインと接続する。前面積層板の電子インク材料層は、透明電極層とTFTアレイ基板の間に配置する。【選択図】図3
請求項(抜粋):
第一基板と、
第一基板上に配置され、複数の走査線と、各走査線に電気的に接続した複数のゲートを備えた第一金属層と、
第一基板上に配置され、第一金属層を被覆する誘電体層と、
誘電体層上に配置され、
走査線と共に、第一基板を複数の画素領域に分割する複数のデータ線、
画素領域内に配置された複数のソース/ドレイン、
ゲートとソース/ドレインの間の誘電体層上に配置されたチャネル層、
および画素領域内に配置され、各ドレインに電気的に接続された複数の画素電極を備えた第二金属層と、
薄膜トランジスタアレイ基板の片側に配置され、
第二基板、
第二基板上に配置された透明電極層、
および透明電極層と薄膜トランジスタアレイ基板の間に配置された電子インク材料層を備えた前面積層板を有する電子インク表示装置であって、
前記画素領域内にゲートを配置し、
前記ソースをデータ線と電気的に接続し、前記ソース/ドレインが各ゲートと部分的に重なり合う電子インク表示装置。
IPC (3件):
G09F 9/37
, G02F 1/167
, G09F 9/30
FI (3件):
G09F9/37 Z
, G02F1/167
, G09F9/30 338
Fターム (7件):
5C094AA02
, 5C094AA43
, 5C094AA44
, 5C094BA03
, 5C094BA76
, 5C094CA19
, 5C094DB04
引用特許: