特許
J-GLOBAL ID:200903038356798000

インピーダンスエミュレータ

発明者:
出願人/特許権者:
代理人 (1件): 秋元 輝雄
公報種別:公表公報
出願番号(国際出願番号):特願平7-527750
公開番号(公開出願番号):特表平10-502471
出願日: 1995年04月20日
公開日(公表日): 1998年03月03日
要約:
【要約】アクティブ導体終端に適した低キャパシタンスインピーダンスエミュレータである。このインピーダンスエミュレータは、エミュレーティングFET(12)、エミュレーティングFETと結合し、FETの操作を直線範囲内に維持する制御回路(16)とを備えている。制御回路は制御FET(20)、インピーダンス整定抵抗器(22)、振幅器(24)を備えている。制御FETは閉ループスタイルで駆動されるため、制御FETのインピーダンスは抵抗器のインピーダンスと公知の関係を有する。振幅器の出力が、エミュレーティングFETと制御FETの伝導を制御するため、エミュレーティングFETが制御FETのインピーダンスに比例するインピーダンス、およびこれに伴って抵抗器のインピーダンスに関連したインピーダンスを供給する。
請求項(抜粋):
導体を終端するターミネータであって、 電圧ソースと、 エミュレーティングFETとを有し、前記エミュレーティングFETは第1電極、第2電極、第3電極を有しており、前記第2、第3電極は前記電圧ソースと前記導体との間に直列結合され、 さらに制御回路を有し、前記制御回路は前記エミュレーティングFETの前記第1電極と結合して、前記エミュレーティングFETの操作を直線範囲内に維持することを特徴とする導体を終端するターミネータ。
IPC (2件):
G06F 3/00 ,  H03K 19/0175
FI (2件):
G06F 3/00 K ,  H03K 19/00 101 Q
引用特許:
出願人引用 (7件)
  • 特開平4-246910
  • 集積回路における信号線終端装置
    公報種別:公開公報   出願番号:特願平6-064530   出願人:ヒューレット・パッカード・カンパニー
  • 送受信回路
    公報種別:公開公報   出願番号:特願平5-334628   出願人:株式会社日立製作所
全件表示
審査官引用 (6件)
  • 集積回路における信号線終端装置
    公報種別:公開公報   出願番号:特願平6-064530   出願人:ヒューレット・パッカード・カンパニー
  • 特開平4-246910
  • 送受信回路
    公報種別:公開公報   出願番号:特願平5-334628   出願人:株式会社日立製作所
全件表示

前のページに戻る