特許
J-GLOBAL ID:200903040150187300

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 吉田 研二 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-062463
公開番号(公開出願番号):特開2003-015152
出願日: 2002年03月07日
公開日(公表日): 2003年01月15日
要約:
【要約】【課題】 クロック信号の調整を低コストで実行する。【解決手段】 基板10上に、外部からのクロック信号CKH1,CKH2を入力する外部クロック入力部T1,T2と、サンプリング信号作成回路(シフトレジスタ)との間に、遅延時間を調整する1以上のインバータ回路を有し、このうち必要なインバータ回路のみを選択し接続して、映像信号のサンプリングタイミングを遅延させる。インバータ回路の信号経路への接続は、接続配線パターンマスクを接続するインバータ回路の数に応じて変更するだけで、他の製造工程を変更することなく実現できる。
請求項(抜粋):
外部から順次転送される表示信号を外部クロック信号に基づいてサンプリングして、マトリクス状に配置された各画素に供給し、各画素に表示させる表示装置であり、前記表示信号をサンプリングするためのサンプリング信号を、前記外部クロック信号に基づいて作成するサンプリング信号作成回路と、該サンプリング信号作成回路と、前記外部クロック信号の供給端子との間に配置されて前記外部クロック信号を遅延させる機能を備えた1以上のクロック遅延用回路と、を備え、前記1以上のクロック遅延用回路は、前記サンプリング信号作成回路に前記外部クロック信号を供給する信号伝達配線に対し、前記信号伝達配線及びこれに対する接続配線形成工程において、要求される遅延回路接続数に応じて使用する接続配線用パターンマスクを変更して形成することで接続することを特徴とする表示装置。
IPC (14件):
G02F 1/1345 ,  G02F 1/133 570 ,  G09G 3/20 611 ,  G09G 3/20 612 ,  G09G 3/20 621 ,  G09G 3/20 623 ,  G09G 3/20 ,  G09G 3/36 ,  H01L 21/336 ,  H01L 21/82 ,  H01L 21/822 ,  H01L 27/04 ,  H01L 27/08 331 ,  H01L 29/786
FI (15件):
G02F 1/1345 ,  G02F 1/133 570 ,  G09G 3/20 611 H ,  G09G 3/20 612 K ,  G09G 3/20 621 M ,  G09G 3/20 623 H ,  G09G 3/20 623 M ,  G09G 3/36 ,  H01L 27/08 331 E ,  H01L 29/78 612 C ,  H01L 27/04 M ,  H01L 21/82 S ,  H01L 29/78 612 D ,  H01L 29/78 612 B ,  H01L 29/78 613 A
Fターム (103件):
2H092GA31 ,  2H092JA24 ,  2H092JB35 ,  2H092NA11 ,  2H092PA06 ,  2H093NA16 ,  2H093NA31 ,  2H093NC21 ,  2H093NC34 ,  2H093NC90 ,  2H093ND34 ,  2H093NE03 ,  5C006AC09 ,  5C006AC21 ,  5C006AF46 ,  5C006AF50 ,  5C006AF51 ,  5C006AF52 ,  5C006AF53 ,  5C006AF72 ,  5C006BB16 ,  5C006BC13 ,  5C006BC20 ,  5C006BC23 ,  5C006BF03 ,  5C006BF07 ,  5C006BF11 ,  5C006BF27 ,  5C006BF33 ,  5C006BF34 ,  5C006EB05 ,  5C006FA16 ,  5C006FA20 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD28 ,  5C080FF11 ,  5C080GG07 ,  5C080GG08 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ06 ,  5F038AV06 ,  5F038AV12 ,  5F038CD02 ,  5F038CD05 ,  5F038CD06 ,  5F038CD08 ,  5F038CD09 ,  5F038CD18 ,  5F038DF06 ,  5F038EZ06 ,  5F038EZ20 ,  5F048AB04 ,  5F048AC04 ,  5F048BA16 ,  5F048BB05 ,  5F048BB09 ,  5F048BC01 ,  5F048BD01 ,  5F048BF11 ,  5F048BG07 ,  5F064BB07 ,  5F064CC12 ,  5F064DD09 ,  5F064DD14 ,  5F064EE09 ,  5F064EE33 ,  5F064EE47 ,  5F064EE52 ,  5F064EE54 ,  5F064EE56 ,  5F064FF09 ,  5F064FF24 ,  5F064FF48 ,  5F110AA16 ,  5F110AA30 ,  5F110BB02 ,  5F110BB04 ,  5F110CC02 ,  5F110DD02 ,  5F110DD03 ,  5F110EE04 ,  5F110FF02 ,  5F110FF03 ,  5F110FF09 ,  5F110FF29 ,  5F110GG02 ,  5F110GG13 ,  5F110GG26 ,  5F110GG45 ,  5F110HJ01 ,  5F110HJ12 ,  5F110HL03 ,  5F110HL23 ,  5F110NN03 ,  5F110NN23 ,  5F110NN24 ,  5F110NN35 ,  5F110PP03 ,  5F110QQ01 ,  5F110QQ11
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る