特許
J-GLOBAL ID:200903043125206600

シリアルATAインタフェースを持つ電子機器及びシリアルATAバスのパワーセーブ方法

発明者:
出願人/特許権者:
代理人 (6件): 鈴江 武彦 ,  河野 哲 ,  中村 誠 ,  蔵田 昌俊 ,  村松 貞男 ,  橋本 良郎
公報種別:公開公報
出願番号(国際出願番号):特願2003-310361
公開番号(公開出願番号):特開2005-078514
出願日: 2003年09月02日
公開日(公表日): 2005年03月24日
要約:
【課題】シリアルATA規格で定義されたシリアルATAバスのパワーセーブ機能を有効に活用して消費電力を低減できるようにする。【解決手段】シリアルATAインタフェースを持つ電子機器において、予め定められたコマンドの発行または受信が検知された場合に(ステップS2)、当該コマンドの実行完了が確認されたことに応じて(ステップS4)、シリアルATAインタフェース(シリアルATAバス)のパワーセーブモードへの移行が制御される(ステップS8)構成とする。【選択図】 図1
請求項(抜粋):
シリアルATAインタフェースを持つ電子機器において、 予め定められたコマンドの発行または受信を検知する手段と、 前記検知手段によって検知されたコマンドの実行完了を確認する手段と、 前記確認手段によるコマンド実行完了確認に応じてシリアルATAインタフェースのパワーセーブモードに移行する制御を行う手段と を具備することを特徴とするシリアルATAインタフェースを持つ電子機器。
IPC (3件):
G06F1/26 ,  G06F3/06 ,  G11B20/10
FI (4件):
G06F1/00 334G ,  G06F3/06 ,  G11B20/10 D ,  G11B20/10 301Z
Fターム (11件):
5B011EB03 ,  5B011EB07 ,  5B011KK02 ,  5B011LL14 ,  5B065BA01 ,  5B065CA18 ,  5B065ZA14 ,  5D044BC01 ,  5D044CC05 ,  5D044GK11 ,  5D044HL11
引用特許:
審査官引用 (3件)

前のページに戻る