特許
J-GLOBAL ID:200903044320732584

スレッショルド電圧の補償を備えた画素駆動回路

発明者:
出願人/特許権者:
代理人 (3件): 大野 聖二 ,  森田 耕司 ,  山田 勇毅
公報種別:公開公報
出願番号(国際出願番号):特願2005-216831
公開番号(公開出願番号):特開2006-048041
出願日: 2005年07月27日
公開日(公表日): 2006年02月16日
要約:
【課題】 ディスプレイの均一性を改善するためのVthとVddの補償を備えた画素駆動回路を提供する。【解決手段】 第一と第二節点を有する蓄積コンデンサ、蓄積コンデンサの第一節点に接続され、データ信号、または可変基準信号を前記蓄積コンデンサの前記第一節点に転送する転送回路、第一固定電位に接続された第一端子、前記蓄積コンデンサの前記第二節点に接続された第二端子と、駆動電流を出力する第三端子を有する駆動素子、前記駆動素子の前記第三端子と前記蓄積コンデンサの前記第二節点に接続され、前記駆動素子を一期間内にダイオード接続させ、前記駆動電流がもう一つの期間内で表示装置に出力されるようにすることができるスイッチング回路を含む画素駆動回路。【選択図】 図2
請求項(抜粋):
第一と第二節点を有する蓄積コンデンサ、 蓄積コンデンサの第一節点に接続され、データ信号、または可変基準信号を前記蓄積コンデンサの前記第一節点に転送する転送回路、 第一固定電位に接続された第一端子、前記蓄積コンデンサの前記第二節点に接続された第二端子と、駆動電流を出力する第三端子を有する駆動素子、 前記駆動素子の前記第三端子と前記蓄積コンデンサの前記第二節点に接続され、前記駆動素子を一期間内にダイオード接続させ、前記駆動電流がもう一つの期間内で表示装置に出力されるようにすることができるスイッチング回路を含む画素駆動回路。
IPC (3件):
G09G 3/30 ,  G09G 3/20 ,  H01L 51/50
FI (10件):
G09G3/30 J ,  G09G3/20 611H ,  G09G3/20 612J ,  G09G3/20 622D ,  G09G3/20 622E ,  G09G3/20 622G ,  G09G3/20 624B ,  G09G3/20 641D ,  G09G3/20 642A ,  H05B33/14 A
Fターム (14件):
3K007AB17 ,  3K007BA06 ,  3K007DB03 ,  3K007GA00 ,  3K007GA04 ,  5C080AA06 ,  5C080BB05 ,  5C080DD05 ,  5C080DD28 ,  5C080EE28 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04
引用特許:
審査官引用 (8件)
全件表示

前のページに戻る