特許
J-GLOBAL ID:200903045687008552
乱数生成回路及び半導体集積回路
発明者:
,
出願人/特許権者:
代理人 (7件):
三好 秀和
, 岩▲崎▼ 幸邦
, 川又 澄雄
, 中村 友之
, 伊藤 正和
, 高橋 俊一
, 高松 俊雄
公報種別:公開公報
出願番号(国際出願番号):特願2004-381849
公開番号(公開出願番号):特開2006-189946
出願日: 2004年12月28日
公開日(公表日): 2006年07月20日
要約:
【課題】 小型化を実現しつつ、高速化を実現することができる乱数生成回路及び半導体集積回路を提供する。【解決手段】 乱数生成回路1において、ノイズ信号を発生するノイズ発生源2と、ノイズ信号の周波数帯域の一部を抽出するフィルタ3と、ノイズ信号の周波数帯域の一部と参照信号との間の信号差を増幅した乱数信号を生成するコンパレータ4とを備える。半導体集積回路は基板上に乱数生成回路1を搭載する。【選択図】 図1
請求項(抜粋):
ノイズ信号を発生するノイズ発生源と、
前記ノイズ信号の周波数帯域の一部を抽出するフィルタと、
前記ノイズ信号の周波数帯域の一部と参照信号との間の信号差を増幅した乱数信号を生成するコンパレータと、
を備えたことを特徴とする乱数生成回路。
IPC (3件):
G06F 7/58
, G09C 1/00
, H03K 3/84
FI (3件):
G06F7/58 A
, G09C1/00 650B
, H03K3/84 Z
Fターム (8件):
5J049AA00
, 5J049AA15
, 5J049AA23
, 5J049CA07
, 5J049CA09
, 5J104AA18
, 5J104FA10
, 5J104GA01
引用特許:
出願人引用 (1件)
審査官引用 (6件)
-
乱数生成装置
公報種別:公開公報
出願番号:特願2002-216491
出願人:システム工学株式会社
-
乱数生成装置
公報種別:公開公報
出願番号:特願平10-232823
出願人:システム工学株式会社, 科学技術振興事業団
-
暗号処理装置
公報種別:公開公報
出願番号:特願平10-252191
出願人:株式会社日立製作所
全件表示
前のページに戻る