特許
J-GLOBAL ID:200903046162384657

仮想モードでのシステム管理モードサービスを実行する方法及び装置

発明者:
出願人/特許権者:
代理人 (1件): 藤村 元彦 (外1名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-515232
公開番号(公開出願番号):特表2001-519566
出願日: 1998年10月07日
公開日(公表日): 2001年10月23日
要約:
【要約】本発明は、プロセッサベースシステムのシステム管理モードで命令を実行するための装置および方法である。この装置は、プロセッサベースシステムが処理される命令シーケンスを格納するためのメモリを有する。メモリは、システム管理ランダムアクセスメモリ(SMRAM)を含む。装置は、さらに、格納された命令シーケンスを実行し且つシステムアドレス空間を有するプロセッサを有する。格納された命令シーケンスは、プロセッサに以下に示す動作を生ぜしむるプロセスステップを含む。このプロセスステップは、(a) プロセッサを保護モードで動作させるように構成しながらも、システム管理モードにて、プロセッサは1メガバイトより大きいアドレスで動作するステップと、(b) プロセッサのページング機能を呼び出すステップと、(c) プロセッサを仮想モードにて動作させるように構成するステップと、(d) 命令シーケンスを処理するステップと、からなり、プロセスステップは、システム管理要求を処理する命令が入力されたときに行われる。
請求項(抜粋):
プロセッサベースシステムでのシステム管理モードの命令を実行する装置であって、 プロセッサベースシステムが処理される命令シーケンスを格納するメモリと、 システムアドレス空間を有するとともに格納された命令シーケンスを実行するプロセッサと、を有し、 格納された命令シーケンスは、プロセッサに以下の動作を生ぜしむるプロセスステップを含み、前記プロセスステップは、(a) プロセッサを保護モードで動作させるように構成しながらも、システム管理モードにて、プロセッサは1メガバイトより大きいアドレスで動作するステップと、(b) プロセッサのページング機能を呼び出すステップと、(c) プロセッサを仮想モードにて動作させるように構成するステップと、(d) 格納された命令シーケンスを処理するステップと、からなり、プロセスステップは、システム管理要求を処理する命令が入力されたときに行われることを特徴とする装置。
IPC (5件):
G06F 12/10 505 ,  G06F 12/10 541 ,  G06F 12/10 571 ,  G06F 9/46 310 ,  G06F 9/46 340
FI (5件):
G06F 12/10 505 B ,  G06F 12/10 541 ,  G06F 12/10 571 ,  G06F 9/46 310 Z ,  G06F 9/46 340 F
Fターム (8件):
5B005JJ01 ,  5B005JJ11 ,  5B005MM31 ,  5B005RR04 ,  5B098GA02 ,  5B098GA07 ,  5B098GD03 ,  5B098HH07
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (6件)
全件表示
引用文献:
出願人引用 (2件)
  • インテル・アーキテクチャ・ソフトウェア・ディベロッパーズ・マニュアル 下巻 システム・プログラミング, 1997, 第1版, Pages:11-1〜11-16
  • Pentiumファミリー ディベロッパーズマニュアル 下巻 アーキテクチャーとプログラミングマニュアル, 1995, 第1版, Pages:20-1〜20-22
審査官引用 (4件)
  • インテル・アーキテクチャ・ソフトウェア・ディベロッパーズ・マニュアル 下巻 システム・プログラミング, 1997, 第1版, Pages:11-1〜11-16
  • インテル・アーキテクチャ・ソフトウェア・ディベロッパーズ・マニュアル 下巻 システム・プログラミング, 1997, 第1版, Pages:11-1〜11-16
  • Pentiumファミリー ディベロッパーズマニュアル 下巻 アーキテクチャーとプログラミングマニュアル, 1995, 第1版, Pages:20-1〜20-22
全件表示

前のページに戻る