特許
J-GLOBAL ID:200903052694934094

半導体装置およびレベル変換回路

発明者:
出願人/特許権者:
代理人 (6件): 深見 久郎 ,  森田 俊雄 ,  仲村 義平 ,  堀井 豊 ,  野田 久登 ,  酒井 將行
公報種別:公開公報
出願番号(国際出願番号):特願2003-335759
公開番号(公開出願番号):特開2005-102086
出願日: 2003年09月26日
公開日(公表日): 2005年04月14日
要約:
【課題】異なるレベルの電源電圧を動作電源電圧として受ける回路の間のインターフェイス部において、パワーダウンモードなどの内部電源供給停止時における貫通電流を抑制しまた内部回の路誤動作を防止する。【解決手段】 第1の電源電圧(Vddl)を受ける第2の内部回路(9)の出力信号をこの第1の電源電圧と異なる電圧レベルの第2の電源電圧(Vddh)のレベルの信号に変換して第1の内部回路(9)へ出力信号を与えるレベル変換回路(10)において、この第1の電源電圧供給停止時においてレベル変換回路において貫通電流が流れる経路を遮断する機構を設ける。【選択図】 図2
請求項(抜粋):
第1の論理レベルが第1の電源電圧レベルである内部信号を第2の電源電圧レベルが第1の論理レベルであるレベル変換信号に変換するレベル変換回路を備え、前記レベル変換回路は、前記第2の電源電圧を供給するノードと前記第1および第2の電源電圧と異なるレベルの第3の電源電圧を供給するノードの間で特定動作モード時貫通電流が流れる経路を遮断する手段を含み、 前記特定動作モード時、前記第1の電源電圧の供給を停止しかつ前記第2の電源電圧を供給する電源回路を備える、半導体装置。
IPC (2件):
H03K19/0185 ,  H03K17/16
FI (2件):
H03K19/00 101E ,  H03K17/16 L
Fターム (51件):
5J055AX12 ,  5J055AX27 ,  5J055AX58 ,  5J055AX64 ,  5J055BX16 ,  5J055CX10 ,  5J055CX24 ,  5J055DX12 ,  5J055DX83 ,  5J055EX07 ,  5J055EX19 ,  5J055EX21 ,  5J055EY01 ,  5J055EY10 ,  5J055EY21 ,  5J055EZ07 ,  5J055EZ09 ,  5J055EZ20 ,  5J055EZ25 ,  5J055EZ32 ,  5J055EZ50 ,  5J055FX12 ,  5J055FX17 ,  5J055GX01 ,  5J055GX02 ,  5J055GX04 ,  5J055GX05 ,  5J056AA32 ,  5J056BB17 ,  5J056BB19 ,  5J056CC00 ,  5J056CC03 ,  5J056CC05 ,  5J056CC09 ,  5J056CC14 ,  5J056CC21 ,  5J056CC30 ,  5J056DD13 ,  5J056DD28 ,  5J056DD51 ,  5J056DD55 ,  5J056EE07 ,  5J056EE11 ,  5J056EE12 ,  5J056FF06 ,  5J056FF08 ,  5J056FF09 ,  5J056GG08 ,  5J056HH01 ,  5J056HH02 ,  5J056KK01
引用特許:
出願人引用 (2件)
  • レベルシフト回路
    公報種別:公開公報   出願番号:特願2001-026959   出願人:松下電器産業株式会社
  • レベルシフタ
    公報種別:公開公報   出願番号:特願平5-242955   出願人:ソニー株式会社
審査官引用 (10件)
  • レベルシフト回路
    公報種別:公開公報   出願番号:特願2001-394452   出願人:株式会社リコー
  • 半導体集積回路
    公報種別:公開公報   出願番号:特願平5-231234   出願人:株式会社日立製作所
  • 入力バッファ回路
    公報種別:公開公報   出願番号:特願平4-138086   出願人:三菱電機株式会社
全件表示

前のページに戻る