特許
J-GLOBAL ID:200903053094234311

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 芝野 正雅
公報種別:公開公報
出願番号(国際出願番号):特願2001-095258
公開番号(公開出願番号):特開2002-297082
出願日: 2001年03月29日
公開日(公表日): 2002年10月09日
要約:
【要約】【課題】 低電源電圧下であっても保持回路への映像信号データの誤書き込みを防止し、保持回路に保持された映像信号に応じて正確な表示を行う。【解決手段】ドレイン信号線61から画素選択TFTを通してデジタル映像信号が保持回路110に書き込まれ、保持回路110に保持されたデジタル映像信号に応じて表示が行われる。この保持回路110を構成する第1のインバータ回路INV1のしきい値VT1を第2のインバータ回路INV2のしきい値VT2より小さく設定した。
請求項(抜粋):
基板上の一方向に配置された複数のゲート信号線と、前記ゲート線と交差する方向に配置された複数のドレイン信号線と、前記ゲート信号線からの走査信号により表示画素を選択する画素選択トランジスタと、前記表示画素内に配置され、前記画素選択トランジスタを通して前記ドレイン信号線から入力される映像信号を保持する保持回路とを備え、前記保持回路に保持された映像信号に応じて表示を行う表示装置であって、前記保持回路は前記ドレイン信号線からの映像信号が入力される第1のインバータ回路と、該第1のインバータ回路の出力を入力に正帰還する第2のインバータ回路と、から成り、前記第1のインバータ回路のしきい値を前記第2のインバータ回路のしきい値より小さく設定したことを特徴とする表示装置。
IPC (6件):
G09G 3/20 624 ,  G09G 3/20 611 ,  G09G 3/20 621 ,  G02F 1/133 545 ,  G02F 1/1368 ,  G09G 3/36
FI (6件):
G09G 3/20 624 B ,  G09G 3/20 611 A ,  G09G 3/20 621 H ,  G02F 1/133 545 ,  G02F 1/1368 ,  G09G 3/36
Fターム (30件):
2H092JA21 ,  2H092JB42 ,  2H092JB43 ,  2H092NA01 ,  2H092PA06 ,  2H092PA08 ,  2H093NA16 ,  2H093NC32 ,  2H093NC40 ,  2H093ND33 ,  2H093ND39 ,  5C006BB16 ,  5C006BC06 ,  5C006BC20 ,  5C006BF06 ,  5C006BF27 ,  5C006BF32 ,  5C006BF34 ,  5C006BF37 ,  5C006EB05 ,  5C006FA46 ,  5C006FA47 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD26 ,  5C080FF11 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ06
引用特許:
出願人引用 (6件)
全件表示

前のページに戻る