特許
J-GLOBAL ID:200903054545329601

多数決回路

発明者:
出願人/特許権者:
代理人 (6件): 志賀 正武 ,  高橋 詔男 ,  渡邊 隆 ,  青山 正和 ,  鈴木 三義 ,  村山 靖彦
公報種別:公開公報
出願番号(国際出願番号):特願2006-166008
公開番号(公開出願番号):特開2007-336269
出願日: 2006年06月15日
公開日(公表日): 2007年12月27日
要約:
【課題】構成が簡素で高精度な判定性能を有する多数決回路を提供する。【解決手段】本発明に係る多数決回路は、差動対をなす第一及び第二トランジスタを有する差動アンプと、一方の電極に第一デジタル信号のビット信号が印加されると共に他方の電極が前記第一トランジスタのゲートに共通接続された複数の第一キャパシタと、一方の電極に第二デジタル信号のビット信号が印加されると共に他方の電極が前記第二トランジスタのゲートに共通接続された複数の第二キャパシタとを備える。【選択図】図1
請求項(抜粋):
差動対をなす第一及び第二トランジスタを有する差動アンプと、 一方の電極に第一デジタル信号のビット信号が印加されると共に他方の電極が前記第一トランジスタのゲートに共通接続された複数の第一キャパシタと、 一方の電極に第二デジタル信号のビット信号が印加されると共に他方の電極が前記第二トランジスタのゲートに共通接続された複数の第二キャパシタと を備えた多数決回路。
IPC (4件):
H03K 19/23 ,  H03M 1/74 ,  H01L 21/822 ,  H01L 27/04
FI (4件):
H03K19/23 ,  H03M1/74 ,  H01L27/04 F ,  H01L27/04 C
Fターム (16件):
5F038AC03 ,  5F038AC05 ,  5F038DF01 ,  5F038DF03 ,  5F038DF08 ,  5F038EZ20 ,  5J022AB07 ,  5J022BA01 ,  5J022CA01 ,  5J022CF05 ,  5J042BA16 ,  5J042CA09 ,  5J042CA11 ,  5J042DA01 ,  5J042DA02 ,  5J042DA06
引用特許:
出願人引用 (5件)
  • 多数決回路
    公報種別:公開公報   出願番号:特願2002-166210   出願人:エルピーダメモリ株式会社
  • 特開昭62-142418
  • 特開平4-156108
全件表示

前のページに戻る