特許
J-GLOBAL ID:200903072469130343

多数決回路

発明者:
出願人/特許権者:
代理人 (1件): 工藤 実
公報種別:公開公報
出願番号(国際出願番号):特願2002-166210
公開番号(公開出願番号):特開2004-015434
出願日: 2002年06月06日
公開日(公表日): 2004年01月15日
要約:
【課題】レイアウト面積を小さくできると共に、高速化及び低消費電力化が可能な多数決回路を提供する。【解決手段】オンとオフとが切り替えられる複数のビットから成るデータを表すデジタル信号をアナログ信号SUMに変換するD/A変換器N00〜N17、R0と、D/A変換器N00〜N07、R0からのアナログ信号SUMに基づいてデータ中の切り替えられたビットの多数決を判断する回路R1、N08、OP0、とを備えている。【選択図】 図2
請求項(抜粋):
オンとオフとが切り替えられる複数のビットから成るデータを表すデジタル信号をアナログ信号に変換するD/A変換器と、 前記D/A変換器からのアナログ信号に基づいて前記データ中の切り替えられたビットの多数決を判断する回路、 とを備えた多数決回路。
IPC (1件):
H03M1/80
FI (1件):
H03M1/80
Fターム (6件):
5J022AB04 ,  5J022AC05 ,  5J022BA05 ,  5J022BA06 ,  5J022CB03 ,  5J022CF02
引用特許:
審査官引用 (6件)
  • バス駆動回路
    公報種別:公開公報   出願番号:特願平5-189332   出願人:ソニー株式会社
  • 判定回路
    公報種別:公開公報   出願番号:特願平9-141310   出願人:日本電気株式会社
  • 特開平4-156108
全件表示

前のページに戻る