特許
J-GLOBAL ID:200903057559341840
キャリブレーション回路及びこれを備えた半導体装置
発明者:
,
出願人/特許権者:
,
代理人 (3件):
池田 憲保
, 福田 修一
, 佐々木 敬
公報種別:公開公報
出願番号(国際出願番号):特願2005-301717
公開番号(公開出願番号):特開2007-110615
出願日: 2005年10月17日
公開日(公表日): 2007年04月26日
要約:
【課題】 従来のキャリブレーション回路では、インピーダンス調整用のトランジスタを切り替えるときに、ノイズが発生し、正しく比較判定が行われず、キャリブレーションできないという問題がある。【解決手段】 インピーダンス調整用トランジスタを切り替える毎に、インピーダンス調整用トランジスタを一旦非活性にする。インピーダンス調整用トランジスタを一旦非活性にすることで初期設定された電位に復帰させた後に、トランジスタの状態をインピーダンス調整用のコードに従って切り換える。トランジスタの切り替え時には初期設定電位からスタートすることで切り替え時のノイズを発生させない。ノイズが発生しないことから、コンパレータが常に安定した比較判定を行い、安定した出力が得られるキャリブレーション回路が得られる。【選択図】 図1
請求項(抜粋):
キャリブレーション回路において、キャリブレーション用端子に接続されたレプリカ回路と、前記キャリブレーション端子の電位と基準電位を比較するコンパレータと、前記コンパレータの出力によりカウント動作するカウンタと、前記カウンタからのカウント出力とマスク信号により前記レプリカ回路のインピーダンスを制御するインピーダンス制御信号を出力する制御回路とを備え、
前記カウント出力が変化するときには、前記マスク信号により前記インピーダンス制御信号を初期状態に設定することを特徴とするキャリブレーション回路。
IPC (1件):
FI (1件):
Fターム (4件):
5J056AA03
, 5J056BB24
, 5J056CC17
, 5J056DD27
引用特許: