特許
J-GLOBAL ID:200903058912600347

表示装置

発明者:
出願人/特許権者:
代理人 (3件): 近島 一夫 ,  相田 伸二 ,  田北 嵩晴
公報種別:公開公報
出願番号(国際出願番号):特願2003-194589
公開番号(公開出願番号):特開2005-031264
出願日: 2003年07月09日
公開日(公表日): 2005年02月03日
要約:
【課題】周囲の画素の電界の影響を相殺して所望通りの階調を表示することができるようにする。【解決手段】画素Aに電圧V4を印加して所望の階調を表示させようとしても、Cの部分の帯電泳動粒子3が隣接画素の電界によって引き付けられてしまって、所望通りの階調を表示できない場合がある。そのような場合を予め実験により求めておいて、画素Aには補正した電圧V4’を印加するようにする。これにより、Cの部分以外の帯電泳動粒子3によって所望通りの階調を表示することができる。【選択図】 図10
請求項(抜粋):
複数の画素がマトリックス状に配置されてなる表示素子と、各画素に対して階調信号を出力する駆動回路と、を備えた表示装置において、 周囲の画素からの影響を相殺して所望通りの階調を表示できるように各画素の階調信号を補正する補正回路、 を備えたことを特徴とする表示装置。
IPC (5件):
G09G3/34 ,  G02F1/133 ,  G02F1/167 ,  G09G3/20 ,  G09G3/36
FI (12件):
G09G3/34 C ,  G02F1/133 545 ,  G02F1/133 575 ,  G02F1/167 ,  G09G3/20 611D ,  G09G3/20 612R ,  G09G3/20 612U ,  G09G3/20 631V ,  G09G3/20 632F ,  G09G3/20 641C ,  G09G3/20 641S ,  G09G3/36
Fターム (31件):
2H093NA07 ,  2H093NA52 ,  2H093NC21 ,  2H093NC29 ,  2H093NC49 ,  2H093ND05 ,  2H093ND09 ,  2H093ND15 ,  2H093NE03 ,  5C006AA16 ,  5C006AC25 ,  5C006AF11 ,  5C006AF45 ,  5C006AF46 ,  5C006AF51 ,  5C006AF53 ,  5C006BB12 ,  5C006BC16 ,  5C006BF08 ,  5C006FA36 ,  5C006FA56 ,  5C080AA10 ,  5C080AA13 ,  5C080BB05 ,  5C080DD10 ,  5C080EE29 ,  5C080FF09 ,  5C080GG12 ,  5C080JJ02 ,  5C080JJ06 ,  5C080JJ07
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る