特許
J-GLOBAL ID:200903060295820002

電源制御回路および電子機器

発明者:
出願人/特許権者:
代理人 (1件): 坂上 正明
公報種別:公開公報
出願番号(国際出願番号):特願2001-182434
公開番号(公開出願番号):特開2002-373038
出願日: 2001年06月15日
公開日(公表日): 2002年12月26日
要約:
【要約】【課題】 マイクロコンピュータのリセットと複数の電源を用いた周辺回路の電源制御を行い、電源立ち上がり時の誤動作の防止すること。【解決手段】 リセット回路105の出力を第一の電子回路102のリセット入力端子とスイッチ109の制御端子へ接続する。電源101の電圧が所定の電圧値を超えた時に、第一の電子回路106の動作を開始させるとともに、スイッチ109を切りかえる。スイッチ109は電源101のGNDライン上に設け、このGNDラインを切断するか接続するかを、リセット回路105の出力により制御する。このGNDラインは、異なる電圧により動作する複数の電子回路107、108に共通のGNDラインとすることで、電子回路106、107、108の電源のオン/オフ制御を同時に行う。
請求項(抜粋):
電力を供給する電源と、前記電源の電圧をそれぞれの電圧に変換する複数の電圧変換回路と、前記複数の電圧変換回路で変換されたそれぞれの電圧で駆動し、前記電源とグランドを共通にする複数の電子回路と、前記電源と前記複数の電子回路に接続された前記グランドに、前記グランドを開閉するスイッチと、前記スイッチと接続し、前記電源の電圧を検出によりリセット信号を出力するリセット回路と、を有する電源制御回路。
IPC (3件):
G06F 1/26 ,  G06F 1/24 ,  H02J 1/00 310
FI (3件):
H02J 1/00 310 K ,  G06F 1/00 334 B ,  G06F 1/00 351
Fターム (25件):
5B011DA06 ,  5B011EA02 ,  5B011EA08 ,  5B011MA01 ,  5B011MA12 ,  5B011MB11 ,  5B054AA11 ,  5B054AA13 ,  5B054BB01 ,  5B054CC01 ,  5B054DD01 ,  5B054EE05 ,  5G065BA00 ,  5G065DA01 ,  5G065DA07 ,  5G065EA02 ,  5G065FA02 ,  5G065GA04 ,  5G065GA06 ,  5G065HA04 ,  5G065KA02 ,  5G065LA01 ,  5G065MA09 ,  5G065MA10 ,  5G065NA06
引用特許:
審査官引用 (4件)
  • 電源制御回路
    公報種別:公開公報   出願番号:特願平5-030836   出願人:株式会社富士通ゼネラル
  • 半導体集積回路装置
    公報種別:公開公報   出願番号:特願平9-097051   出願人:株式会社日立製作所
  • PCカード
    公報種別:公開公報   出願番号:特願平6-239059   出願人:株式会社村田製作所
全件表示

前のページに戻る