特許
J-GLOBAL ID:200903064332878771

50%デューティ補償回路

発明者:
出願人/特許権者:
代理人 (1件): 小橋川 洋二
公報種別:公開公報
出願番号(国際出願番号):特願平11-188918
公開番号(公開出願番号):特開2001-024487
出願日: 1999年07月02日
公開日(公表日): 2001年01月26日
要約:
【要約】【課題】 クロックを分配した後のデューティを50%に補償した50%デューティ補償回路を提供する。【解決手段】 クロックに基づいて動作するクロック分配系の出力パルス信号OUT2を受け、該出力パルス信号OUT2の1周期時間の1/2だけ遅延した基準となるパルス信号REFを生成する基準パルス信号生成手段10と、 該基準パルス信号生成手段が生成したパルス信号REFの立上りと、前記クロック分配系の出力パルス信号OUT2の立下りとの位相差を無くすように該出力パルス信号OUT2のパルス幅を調整するパルス幅調整手段20とを備えた。
請求項(抜粋):
クロックに基づいて動作するクロック分配系の出力パルス信号を受け、該出力パルス信号の1周期時間の1/2だけ遅延した基準パルス信号を生成する基準パルス信号生成手段と、該基準パルス信号生成手段が生成した基準パルス信号の立上りと、前記クロック分配系の出力パルス信号の立下りとの位相差を無くすように該出力パルス信号のパルス幅を調整するパルス幅調整手段とを備えたことを特徴とする50%デューティ補償回路。
IPC (3件):
H03K 5/04 ,  H03K 5/05 ,  H03K 5/13
FI (3件):
H03K 5/04 ,  H03K 5/05 ,  H03K 5/13
Fターム (11件):
5J001BB00 ,  5J001BB03 ,  5J001BB08 ,  5J001BB10 ,  5J001BB11 ,  5J001BB12 ,  5J001BB14 ,  5J001BB15 ,  5J001BB18 ,  5J001CC00 ,  5J001DD04
引用特許:
出願人引用 (4件)
全件表示

前のページに戻る