特許
J-GLOBAL ID:200903065408633923

薄膜エピタキシャルウェ-ハおよびその製造方法

発明者:
出願人/特許権者:
代理人 (1件): 安倍 逸郎
公報種別:公開公報
出願番号(国際出願番号):特願平9-026102
公開番号(公開出願番号):特開平10-209054
出願日: 1997年01月24日
公開日(公表日): 1998年08月07日
要約:
【要約】【課題】 電気的特性が向上し、かつ製造時の歩留りも大きい薄膜エピタキシャルウェーハおよびその製造方法を提供する。【解決手段】 COPが表面に存在しないか、個数が少ない単結晶シリコン基板を作製する。例えばCZシリコン基板表面に常圧エピ層(0.4μm)を形成しておく。この常圧エピ層の上に、減圧下で薄膜エピ層(4.0μm)を積層する。常圧エピ層ではCOPは消失しており、薄膜エピ層表面でのCOPは消失する。よって、COPを原因とした単結晶基板の欠陥が解消されたり小さくなり、薄膜エピウェーハの電気特性の向上が図れ、しかも製造時の歩留りも大きくなる。
請求項(抜粋):
単結晶シリコン基板と、この単結晶シリコン基板上に設けられ、COPがその表面に存在しない薄膜のエピタキシャル層と、を備えた薄膜エピタキシャルウェーハ。
IPC (3件):
H01L 21/205 ,  C30B 29/06 ,  H01L 21/20
FI (3件):
H01L 21/205 ,  C30B 29/06 A ,  H01L 21/20
引用特許:
審査官引用 (13件)
全件表示

前のページに戻る