特許
J-GLOBAL ID:200903066187656717

メモリモジュール及びメモリシステム

発明者:
出願人/特許権者:
代理人 (2件): 後藤 洋介 ,  池田 憲保
公報種別:公開公報
出願番号(国際出願番号):特願2002-220048
公開番号(公開出願番号):特開2004-062530
出願日: 2002年07月29日
公開日(公表日): 2004年02月26日
要約:
【課題】高速化に対応できる、伝送線路上の反射信号が発生しない、複数のメモリモジュールがスタブ接続されたメモリシステムを提供する。【解決手段】メモリモジュール30が装着されるコネクタ42を、メモリコントローラ41に接続されている伝送バスライン43にスタブ接続する。メモリモジュールには、伝送バスライン32とピン33との間にスタブ抵抗を接続する。スタブ抵抗の抵抗値Rs及び終端抵抗34の抵抗値Rtermは、伝送バスラインとメモリチップ31とからなるメモリチップ配置部の実効インピーダンスをZeffdimmとして、Rs=(n-1)×Zeffdimm/n、及び、Rterm=Zeffdimm、とし、マザーボードの配線インピーダンスZmbをZmb=(2n-1)×Zeffdimm/n2とする。【選択図】 図4
請求項(抜粋):
メモリチップと、該メモリチップをマザーボード上のコネクタに接続するためのピンと、前記メモリチップと前記ピンとの間を接続するためのバスと、該バスの一端に接続された終端抵抗とを備えたメモリモジュールにおいて、 前記バスの他端と前記ピンとの間にスタブ抵抗を接続したことを特徴とするメモリモジュール。
IPC (2件):
G06F13/16 ,  G06F12/00
FI (2件):
G06F13/16 510A ,  G06F12/00 550K
Fターム (1件):
5B060MM06
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る