特許
J-GLOBAL ID:200903070640239020
データ処理装置
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平7-240873
公開番号(公開出願番号):特開平8-320829
出願日: 1995年08月25日
公開日(公表日): 1996年12月03日
要約:
【要約】【目的】 キャッシュメモリ(CACHE-M)やアドレス変換バッファ(TLB)などの連想メモリをMOV命令などのデータ転送命令にてアクセスしてエントリの無効化などの操作を行うことができるようにする。【構成】 上記連想メモリは、中央処理装置が管理するアドレス空間に配置されそのアドレスが指定することによってエントリのアクセスが可能にされる。アドレス指定による書込みに際して、そのアドレスで指定された領域のエントリが保有する被検索アドレス情報と書込みデータが保有する情報とを比較した結果が一致である場合に書込み可能とされ、不一致の場合には書込み抑止される連想書込みがサポートされる。
請求項(抜粋):
中央処理装置と、セットアソシアティブ形式のアドレス変換ユニットとを供え、上記アドレス変換ユニットは、アドレス変換用のエントリを格納すると共に、中央処理装置が管理するアドレス空間に配置されそれが配置されているアドレス空間のアドレスを指定することによってエントリがアクセス可能にされるアドレス変換バッファとしての連想メモリ部と、上記アドレス指定による書込みに際して、そのアドレスで指定された領域への書込みを、当該指定された領域のエントリが保有する被検索アドレス情報と書込みデータが保有する情報とを比較した結果が一致である場合に可能とし、不一致の場合には書込みを抑止する、連想書込みを行う制御部と、を有するものであることを特徴とするデータ処理装置。
IPC (4件):
G06F 12/10
, G06F 12/08
, G06F 12/08 310
, G06F 12/12
FI (4件):
G06F 12/10 B
, G06F 12/08 G
, G06F 12/08 310 A
, G06F 12/12 A
引用特許:
審査官引用 (13件)
-
キャッシュメモリを有するデータプロセッサ
公報種別:公開公報
出願番号:特願平5-046012
出願人:モトローラ・インコーポレイテッド
-
データ記憶装置
公報種別:公開公報
出願番号:特願平4-138220
出願人:三菱電機株式会社
-
実時間キャッシュ機能を提供する集積回路用チップ
公報種別:公開公報
出願番号:特願平4-245758
出願人:モトローラ・インコーポレイテッド
-
特開平4-362750
-
特開平3-186935
-
特開平3-022057
-
特開平1-318131
-
特開平1-142844
-
特開昭63-282544
-
特開昭62-003357
-
特開昭58-211386
-
特開昭58-102381
-
特開昭57-094991
全件表示
前のページに戻る