特許
J-GLOBAL ID:200903071222039401

表示装置、および画素回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願2004-007222
公開番号(公開出願番号):特開2005-202070
出願日: 2004年01月14日
公開日(公表日): 2005年07月28日
要約:
【課題】他の回路のサンプリング期間も、出力トランジスタのゲート電位のリークによる変化を抑えることが可能で、出力段の電流値バラツキのない、均一な電流源を得ることができ、輝度むらが発生しない高品位な画像を表示することが可能な表示装置および画素回路を提供する。【解決手段】サンプルホールド回路は、ソースが所定電位に接続されたTFT121-1と、TFT121-1のドレインと信号電流の供給線ISLとの間に接続されたTFT123-1と、上記TFT121-1のゲートと接地電位との間に接続されたC121-1と、上記TFT121-1のドレインとゲートとの間に直列に接続されたTFT122-1とTFT123-1と、その間と固定電位との間に接続されたC122-1とを設ける。【選択図】図2
請求項(抜粋):
映像信号が信号電流として供給される表示装置であって、 マトリクス状に複数配列された画素回路と、 上記画素回路のマトリクス配列に対して列毎に配線され、輝度情報に応じた信号電流が供給されるデータ線と、 上記データ線に対応して設けられ、入力映像信号電流をサンプルホールドする複数のサンプルホールド回路を有し、各サンプルホールド回路を列方向に順次に動作させて、全てのサンプルホールド回路に映像信号を点順次にサンプルホールドさせ、上記複数のサンプルホールド回路にサンプルホールドされた電流値を対応するデータ線に出力させる水平セレクタと、 水平セレクタは信号電流の供給線を含み、 上記各サンプルホールド回路は、 ソースが所定電位に接続された電界効果トランジスタと、 上記電界効果トランジスタのドレインと上記信号電流の供給線との間に接続された第1のスイッチと、 上記電界効果トランジスタのゲートと所定電位との間に接続された第1のキャパシタと、 上記電界効果トランジスタのドレインとゲートとの間に直列に接続された第2のスイッチおよび第3のスイッチと、 上記第2および第3のスイッチ間と、固定電位との間に接続された第2のキャパシタと、を有する 表示装置。
IPC (3件):
G09G3/30 ,  G09G3/20 ,  H05B33/14
FI (6件):
G09G3/30 J ,  G09G3/20 623M ,  G09G3/20 624B ,  G09G3/20 641D ,  G09G3/20 642A ,  H05B33/14 A
Fターム (16件):
3K007AB02 ,  3K007AB17 ,  3K007BA06 ,  3K007DB03 ,  3K007GA00 ,  3K007GA04 ,  5C080AA06 ,  5C080BB05 ,  5C080DD05 ,  5C080EE28 ,  5C080FF11 ,  5C080JJ01 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
出願人引用 (2件) 審査官引用 (7件)
全件表示

前のページに戻る