特許
J-GLOBAL ID:200903071546872890

インターリービング順序発生器、インターリーバ、ターボエンコーダ、及びターボデコーダ

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 康夫 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-353675
公開番号(公開出願番号):特開2003-152551
出願日: 2001年11月19日
公開日(公表日): 2003年05月23日
要約:
【要約】【課題】 移動体通信システムに用いられるターボデコーダの内部インターリーバを、比較的少ないメモリ容量により実現する手段を提供する。【解決手段】 データ長を、素数pをベースにした長さpでR個のブロックとし、p-1とは互いに素なるR個の異なる整数q0,q1,q2,・・・qR-1を生成し、標数が前記素数pの有限体の元を、原始元νに対し前記整数の冪乗としてそれぞれν^q0,ν^q1,ν^q2,・・・ν^qR-1(mod p)のごとく生成し、これを前記有限体上でj乗してそれぞれ(ν^q0)^j,(ν^q1)^j,(ν^q2)^j,・・・(ν^qR-1)^j(mod p)を実時間で生成する手段201を備え、第0の順序入れ替えは、ブロック入れ替えパターン記録手段205からの出力をp倍した値に1を順次足し合わせて行い、第jの順序入れ替えは、前記手段205からの出力をp倍した値に前記手段201で生成した値を実時間で順次足し合わせる操作を、j=1〜(p-2)において繰り返す。
請求項(抜粋):
データ長を、素数pをベースにした長さpでR個のブロックとし、p-1とは互いに素なるR個の異なる整数q0,q1,q2,・・・qR-1を生成する手段と、標数が前記素数pの有限体の元を、原始元νに対し前記q0,q1,q2,・・・qR-1の冪乗としてそれぞれν^q0,ν^q1,ν^q2,・・・ν^qR-1(mod p)のごとく生成し、記憶する手段と、前記ν^q0,ν^q1,ν^q2,・・・ν^qR-1(mod p)を前記有限体上でj乗してそれぞれ(ν^q0)^j,(ν^q1)^j,(ν^q2)^j,・・・(ν^qR-1)^j(mod p)を生成する手段と、前記ブロックの入れ替えを行う為の予め決められたブロック入れ替えパターンを生成または記録する手段と、第0の順序入れ替えにあたっては、前記ブロック入れ替えパターンを生成または記録する手段からの出力をp倍した値に1を順次足し合わせて行い、第jの順序入れ替えにあたっては、前記ブロック入れ替えパターンを生成または記録する手段からの出力をp倍した値に前記生成した(ν^q0)^j,(ν^q1)^j,(ν^q2)^j,・・・(ν^qR-1)^j(mod p)を順次足し合わせる操作を、j=1〜(p-2)において繰り返す手段と、を備えていることを特徴とするインターリービング順序発生器。
IPC (5件):
H03M 13/27 ,  H03M 13/23 ,  H03M 13/29 ,  H04B 1/707 ,  H04L 1/00
FI (5件):
H03M 13/27 ,  H03M 13/23 ,  H03M 13/29 ,  H04L 1/00 F ,  H04J 13/00 D
Fターム (17件):
5J065AA01 ,  5J065AA03 ,  5J065AB01 ,  5J065AC02 ,  5J065AD10 ,  5J065AG06 ,  5J065AH02 ,  5J065AH03 ,  5J065AH06 ,  5J065AH09 ,  5J065AH21 ,  5K014AA01 ,  5K014BA10 ,  5K014FA16 ,  5K014HA10 ,  5K022EE02 ,  5K022EE31
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る